精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

電子發燒友App

硬聲App

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示
電子發燒友網>電子資料下載>電子資料>FPGA配置原理資料下載

FPGA配置原理資料下載

2021-04-20 | pdf | 261.86KB | 次下載 | 5積分

資料介紹

??摘?要:近年來,隨著FPGA電路在軍工和航天領域的廣泛應用,用戶對FPGA 電路的可靠性要求也越來越高。在的可靠性*估試驗中,動態老化試驗是最重要的試驗之一,FPGA 動態老化技術的實現可以提高FPGA 電路的可靠性。文章通過研究FPGA 電路內部結構和功能模塊,討論FPGA 電路加載配置過程的原理和流程,通過對動態老化和靜態老化的對比試驗和結果分析,研究出FPGA 電路動態老化試驗方法,并在工程實踐中得到了成功實現和應用。 ? ??1 引言 ? ??FPGA 是現場可編程門陣列(Field ProgrammingGate Array)的縮寫,用戶可以編寫程序對FPGA 內部的邏輯模塊和I/O 模塊重新配置,以實現芯片的邏輯功能。近年來,FPGA芯片以其大規模、高集成度、高可靠性、投資少、保密性好、開發方便、使用靈活、可在線編程等優點得到了廣泛的應用。隨著FPGA 電路在軍工和航空航天領域的應用,其高可靠性尤為重要,為了提高電路的可靠性,最好的方法是對電路進行篩選,其中老化試驗就是篩選過程中最為重要的環節之一。 ??考慮到FPGA 電路的工作模式比較復雜,外部需要存儲器或者FLASH 對其進行配置,FPGA 才能動態工作,因此國內一般的FPGA 老化技術都采用了靜態老化試驗方法。這種靜態老化試驗方法存在著一定的缺陷,電路在老化過程中并沒有受到真正的應力,因此并不能真正剔除掉早期失效的產品,其可靠性得不到保證。對FPGA 電路動態老化的研究,提高老化試驗條件的嚴酷度,即可保證電路的高可靠性要求。 ? ??2 動態老化試驗 ? ??集成電路的動態老化理論上要求電路在其最高溫度工作條件下完全模擬實際工作狀態,電路內部的邏輯單元都有機會得到翻轉,對于一般數字集成電路都需要外部提供功能測試碼來工作。 ??對于FPGA 電路的動態老化試驗來說,功能測試碼是存儲在外部存儲器中的配置程序,將程序配置到FPGA 電路內部,使內部的門陣列全部工作起來,實現高覆蓋率的邏輯節點的翻轉,讓其按照規定的功能工作。因此本研究工作的關鍵在如何進行FPGA電路的程序配置。 ? ??3 FPGA設計流程 ? ??完整的FPGA 設計流程包括邏輯輸入、功能仿真、綜合及時序分析、實現、加載配置、調試。FPGA 配置就是將特定的應用程序設計按FPGA設計流程轉化為數據位流加載到FPGA 的內部存儲器中,實現特定邏輯功能的過程。由于FPGA 電路的內部存儲器都是基于RAM 工藝的,所以當FPGA電路電源掉電后,內部存儲器中已加載的位流數據將隨之丟失。所以,通常將設計完成的FPGA 位流數據存于外部存儲器中,每次上電自動進行FPGA電路配置加載。 ? ??4 FPGA配置原理 ? ??以Xilinx公司的Qpro Virtex Hi-Rel系列XQV100電路為例,FPGA的配置模式有四種方案可選擇:MasterSerial Mode,Slave Serial Mode,Master selectMAPMode,Slave selectMAP Mode。配置是通過芯片上的一組專/ 復用引腳信號完成的,主要配置功能信號如下: ??(1)M0、M1、M2:下載配置模式選擇; ??(2)CLK:配置時鐘信號; ??(3)DONE:顯示配置狀態、控制器件啟動; ??(4)PROG_B:初始化引出端; ??(5)INT_B:配置延遲控制,配置錯誤顯示; ??(6)DOUT:菊花鏈中的配置數據輸出。 ??(7)DIN:串行數據輸入; ??FPGA 電路在選定模式下的配置過程包括四個主要階段: ??(1)清除FPGA 電路內部配置存儲器; ??(2)初始化FPGA 電路配置邏輯功能; ??(3)加載FPGA 電路配置數據流; ??(4)FPGA 電路配置完成,啟動電路就緒序列。 ??主串模式電路連接圖見圖1。 ? ?? ??圖1 FPGA 配置主串模式連接圖 ? ??系統或芯片上電后,信號引腳PROG_B被拉低,FPGA的配置RAM存儲器清空;同樣,PROG_B上的邏輯低電平將會復位配置邏輯,并使FPGA 保持在清空配置存儲器狀態。只要PROG_B 引腳保持低電平,則FPGA 將繼續清空它的配置RAM存儲器,并使INIT_B 信號保持為低電平以表明配置在被清空。 ??當PROG_B被釋放時,FPGA將繼續使INIT_B保持低電平,直到完成清空所有的配置存儲器。FPGA 在INIT_B信號的上升沿檢測其模式引腳M0、M1、M2。 ??INIT_B 信號變為高電平后,配置就可以開始了,不需要額外的暫?;虻却芷?。但是,配置過程不必在INIT_B 變化之后就立即開始。配置邏輯只有當位流的同步字被載入時才開始處理數據。當上電清除配置RAM存儲器后,INIT_B信號引腳變高電平,可以開始載入配置數據:標準的位流首先是引入空閑字FFFFFFFFh,其次是同步字AA995566h,然后是一些配置控制信息,緊跟其后的才是真正的位流數據幀和相關的CRC;位流的最后是CRC 校驗和啟動芯片進入工作態。FPGA 電路配置流程圖如圖2 所示。 ? ?? ??圖2 FPGA 電路配置流程圖 ?
下載該資料的人也在下載 下載該資料的人還在閱讀
更多 >

評論

查看更多

下載排行

本周

  1. 1山景DSP芯片AP8248A2數據手冊
  2. 1.06 MB  |  532次下載  |  免費
  3. 2RK3399完整板原理圖(支持平板,盒子VR)
  4. 3.28 MB  |  339次下載  |  免費
  5. 3TC358743XBG評估板參考手冊
  6. 1.36 MB  |  330次下載  |  免費
  7. 4DFM軟件使用教程
  8. 0.84 MB  |  295次下載  |  免費
  9. 5元宇宙深度解析—未來的未來-風口還是泡沫
  10. 6.40 MB  |  227次下載  |  免費
  11. 6迪文DGUS開發指南
  12. 31.67 MB  |  194次下載  |  免費
  13. 7元宇宙底層硬件系列報告
  14. 13.42 MB  |  182次下載  |  免費
  15. 8FP5207XR-G1中文應用手冊
  16. 1.09 MB  |  178次下載  |  免費

本月

  1. 1OrCAD10.5下載OrCAD10.5中文版軟件
  2. 0.00 MB  |  234315次下載  |  免費
  3. 2555集成電路應用800例(新編版)
  4. 0.00 MB  |  33566次下載  |  免費
  5. 3接口電路圖大全
  6. 未知  |  30323次下載  |  免費
  7. 4開關電源設計實例指南
  8. 未知  |  21549次下載  |  免費
  9. 5電氣工程師手冊免費下載(新編第二版pdf電子書)
  10. 0.00 MB  |  15349次下載  |  免費
  11. 6數字電路基礎pdf(下載)
  12. 未知  |  13750次下載  |  免費
  13. 7電子制作實例集錦 下載
  14. 未知  |  8113次下載  |  免費
  15. 8《LED驅動電路設計》 溫德爾著
  16. 0.00 MB  |  6656次下載  |  免費

總榜

  1. 1matlab軟件下載入口
  2. 未知  |  935054次下載  |  免費
  3. 2protel99se軟件下載(可英文版轉中文版)
  4. 78.1 MB  |  537798次下載  |  免費
  5. 3MATLAB 7.1 下載 (含軟件介紹)
  6. 未知  |  420027次下載  |  免費
  7. 4OrCAD10.5下載OrCAD10.5中文版軟件
  8. 0.00 MB  |  234315次下載  |  免費
  9. 5Altium DXP2002下載入口
  10. 未知  |  233046次下載  |  免費
  11. 6電路仿真軟件multisim 10.0免費下載
  12. 340992  |  191187次下載  |  免費
  13. 7十天學會AVR單片機與C語言視頻教程 下載
  14. 158M  |  183279次下載  |  免費
  15. 8proe5.0野火版下載(中文版免費下載)
  16. 未知  |  138040次下載  |  免費