資料介紹
1 引言
毫米波系統(tǒng)在雷達與制導(dǎo)、電子對抗、毫米波通信、遙感遙測等領(lǐng)域中有廣泛的應(yīng)用。作為毫米波系統(tǒng)的關(guān)鍵部件-毫米波頻率源,它性能的好壞直接影響著系統(tǒng)的整體性能。直接式頻率合成是獲得高性能毫米波頻率源的一個重要方式,但是它體積大、設(shè)備復(fù)雜、雜散也較大。數(shù)字鎖相集成器件出現(xiàn)以來,鎖相式頻率合成器得到迅速發(fā)展,但是當(dāng)需要窄頻率步進時,環(huán)路帶寬需要降低,致使鎖定時間變長,不能滿足快速跳頻的要求。DDS的出現(xiàn)恰好可以彌補這一缺陷,但是它輸出頻率上限太低,寬帶雜散大。在實際的應(yīng)用中,可以采用上述幾種方法相結(jié)合的方式,來彌補單獨應(yīng)用某種方式所具有的局限性。本文即根據(jù)毫米波雷達對頻率源的要求,選用用DDS 和混頻 PLL相結(jié)合的方式,實現(xiàn)高分辨率、低雜散信號輸出。
2 系統(tǒng)方案
本文需設(shè)計一頻率分辨率優(yōu)于1MHz,相位噪聲優(yōu)于-85dBc/Hz@1KHz, 優(yōu)于-90dBc/Hz@10KHz;雜散抑制優(yōu)于55dBc,跳頻時間優(yōu)于50微秒的毫米波頻率源。采用“X波段頻綜+毫米波四倍頻”方案。對X 波段頻綜的相噪要求即提升為-97dBc/Hz@10kHz, -102dBc/Hz@10kHz,頻率步進為0.25MHz,帶內(nèi)雜散《-67dBc.為了實現(xiàn)較高的X波段頻綜指標(biāo),我們將DDS和鎖相環(huán)結(jié)合起來,取DDS和鎖相環(huán)長處,避其短處。引入DDS,并由其高頻率分辨率,高頻率轉(zhuǎn)化速度特性來保證系統(tǒng)的高分辨率、捷變頻。同時采用將DDS 輸出 信號與DDS參考時鐘信號上變頻方案和在反饋支路中引入混頻器的混頻鎖相環(huán)結(jié)構(gòu)來減小環(huán)路總分頻比,實現(xiàn)系統(tǒng)的低相位噪聲性能,對DDS頻率、參考分頻比和環(huán)路分頻比的三重調(diào)節(jié),回避了大雜散的DDS頻點。
系統(tǒng)方案如下圖1所示。
圖1 頻率綜合器的系統(tǒng)方案圖
3 電路設(shè)計
3.1 DDS及PLL電路設(shè)計
DDS電路部分選用AD9858芯片,它是一種性能優(yōu)良的DDS器件,由一個低功耗DDS內(nèi)核,一個32位相位累加器,14位相位失調(diào)調(diào)整電路和一個1 GSPS 10位DAC組成。這種新型的DDS在以1 GHz內(nèi)部時鐘速率驅(qū)動時能直接產(chǎn)生高達400MHz的頻率。并且其32位控制字能提供0.233Hz的調(diào)頻分辨率。根據(jù)本電路的指標(biāo)要求,采用100M參考晶振信號3倍頻后驅(qū)動AD9858,選擇雜散性能較好的53-58MHz頻段輸出,再與300M晶振信號上變頻后送入PLL環(huán)路。
PLL模塊在本電路設(shè)計中尤為重要。我們采用ADF4153鎖相環(huán)芯片。對于ADF4153來說,用于計算輸出頻率的參數(shù)有輸入?yún)⒖紩r鐘頻率、反饋分頻值(即N Divider寄存器中的IN T值和FRAC值) 、參考頻率分頻值(即R Divider寄存器中的R值和MOD值) 和參考頻率倍頻值(即控制寄存器中的D值) 。計算公式如下:
RFout = FPFD×( INT +( FRAC/MOD ) (1)
FPFD = REFin ×(1 +D) /R (2)
其中, RFout 是VCO的輸出信號頻率;REFin是輸入ADF4153的參考時鐘頻率;MOD為分辨率系數(shù),值的范圍2~4095; IN T為所設(shè)反饋分頻值的整數(shù)部分,值的范圍31~511; FRAC為所設(shè)反饋分頻值的小數(shù)部分,值的范圍0~MOD; D為輸入?yún)⒖碱l率倍頻值, R為參考頻率分頻系數(shù),值的范圍1~15。因為DDS輸出信號與300M信號上變頻后超過了ADF4153參考輸入頻率的上限,所以選用了單獨的數(shù)字分頻器HMC394,故將4153內(nèi)的R置為1,D置為0。同時為了獲得較好的雜散性能,本設(shè)計采用整數(shù)分頻,故將FRAC置為0,MOD置為2。
環(huán)路濾波器的實現(xiàn)較為容易。選用三階無源環(huán)路濾波器設(shè)計實現(xiàn)。由于本電路的分辨率由DDS控制實現(xiàn),所以可以將PLL的鑒相頻率適當(dāng)取高,綜合考慮頻率調(diào)節(jié), 鑒相頻率中心值取為20MHz,同時結(jié)合器件及工程經(jīng)驗,環(huán)路帶寬取為500KHz左右,相位余量初始值設(shè)定為48度。經(jīng)ADIsimPLL軟件可方便得計算出環(huán)路濾波器各元器件的參數(shù)。
由于采用混頻鎖相環(huán),9.6G本振信號與VCO輸出8.7-8.8GHz信號相混頻得800-900M中頻信號,所以環(huán)路實際上鎖定的是800-900M的信號。鎖相環(huán)電路仿真結(jié)果如下圖2示。
圖2 相位噪聲仿真圖
由圖2可見,仿真相噪結(jié)果優(yōu)于設(shè)計值。
3.2 微波倍頻鏈路的設(shè)計
由于采用了混頻鎖相環(huán)結(jié)構(gòu),所以需要設(shè)計9.6GHz的微波倍頻鏈路。如圖1可見首先將100MHz 高頻譜純度晶振信號3倍頻到300MHz,濾波放大后功分三路,一路作DDS參考時鐘,一路作DDS上變頻的本振信號,剩下一路經(jīng)2*16倍頻鏈到9.6GHz,濾波放大后做混頻器MIX2的射頻輸入。為了保持信號相噪不產(chǎn)生較大惡化,在倍頻鏈電路設(shè)計過程中,我們一是選擇好性能合適的器件,二是合理設(shè)計信號功率電平,不出現(xiàn)低功率點,否則附加噪聲引入的相噪將可能占主導(dǎo)地位。
由于600MHz信號 16 倍頻到 9.6GHz后要加濾波器對其諧波及雜散進行濾除。所以選用3階微帶發(fā)夾型濾波器濾波器進行濾波。
3.3 X波段功分器設(shè)計
由圖1可見,VCO輸出信號,一路送入到毫米波倍頻,另一路則是為PLL提供混頻所需要的本振信號,所以需要設(shè)計8.7GHz-8.8GHz功分器。其仿真模型及仿真結(jié)果如圖3,圖4所示。由仿真結(jié)果可見,該功分器較好地完成了設(shè)計任務(wù)。
毫米波系統(tǒng)在雷達與制導(dǎo)、電子對抗、毫米波通信、遙感遙測等領(lǐng)域中有廣泛的應(yīng)用。作為毫米波系統(tǒng)的關(guān)鍵部件-毫米波頻率源,它性能的好壞直接影響著系統(tǒng)的整體性能。直接式頻率合成是獲得高性能毫米波頻率源的一個重要方式,但是它體積大、設(shè)備復(fù)雜、雜散也較大。數(shù)字鎖相集成器件出現(xiàn)以來,鎖相式頻率合成器得到迅速發(fā)展,但是當(dāng)需要窄頻率步進時,環(huán)路帶寬需要降低,致使鎖定時間變長,不能滿足快速跳頻的要求。DDS的出現(xiàn)恰好可以彌補這一缺陷,但是它輸出頻率上限太低,寬帶雜散大。在實際的應(yīng)用中,可以采用上述幾種方法相結(jié)合的方式,來彌補單獨應(yīng)用某種方式所具有的局限性。本文即根據(jù)毫米波雷達對頻率源的要求,選用用DDS 和混頻 PLL相結(jié)合的方式,實現(xiàn)高分辨率、低雜散信號輸出。
2 系統(tǒng)方案
本文需設(shè)計一頻率分辨率優(yōu)于1MHz,相位噪聲優(yōu)于-85dBc/Hz@1KHz, 優(yōu)于-90dBc/Hz@10KHz;雜散抑制優(yōu)于55dBc,跳頻時間優(yōu)于50微秒的毫米波頻率源。采用“X波段頻綜+毫米波四倍頻”方案。對X 波段頻綜的相噪要求即提升為-97dBc/Hz@10kHz, -102dBc/Hz@10kHz,頻率步進為0.25MHz,帶內(nèi)雜散《-67dBc.為了實現(xiàn)較高的X波段頻綜指標(biāo),我們將DDS和鎖相環(huán)結(jié)合起來,取DDS和鎖相環(huán)長處,避其短處。引入DDS,并由其高頻率分辨率,高頻率轉(zhuǎn)化速度特性來保證系統(tǒng)的高分辨率、捷變頻。同時采用將DDS 輸出 信號與DDS參考時鐘信號上變頻方案和在反饋支路中引入混頻器的混頻鎖相環(huán)結(jié)構(gòu)來減小環(huán)路總分頻比,實現(xiàn)系統(tǒng)的低相位噪聲性能,對DDS頻率、參考分頻比和環(huán)路分頻比的三重調(diào)節(jié),回避了大雜散的DDS頻點。
系統(tǒng)方案如下圖1所示。
圖1 頻率綜合器的系統(tǒng)方案圖
3 電路設(shè)計
3.1 DDS及PLL電路設(shè)計
DDS電路部分選用AD9858芯片,它是一種性能優(yōu)良的DDS器件,由一個低功耗DDS內(nèi)核,一個32位相位累加器,14位相位失調(diào)調(diào)整電路和一個1 GSPS 10位DAC組成。這種新型的DDS在以1 GHz內(nèi)部時鐘速率驅(qū)動時能直接產(chǎn)生高達400MHz的頻率。并且其32位控制字能提供0.233Hz的調(diào)頻分辨率。根據(jù)本電路的指標(biāo)要求,采用100M參考晶振信號3倍頻后驅(qū)動AD9858,選擇雜散性能較好的53-58MHz頻段輸出,再與300M晶振信號上變頻后送入PLL環(huán)路。
PLL模塊在本電路設(shè)計中尤為重要。我們采用ADF4153鎖相環(huán)芯片。對于ADF4153來說,用于計算輸出頻率的參數(shù)有輸入?yún)⒖紩r鐘頻率、反饋分頻值(即N Divider寄存器中的IN T值和FRAC值) 、參考頻率分頻值(即R Divider寄存器中的R值和MOD值) 和參考頻率倍頻值(即控制寄存器中的D值) 。計算公式如下:
RFout = FPFD×( INT +( FRAC/MOD ) (1)
FPFD = REFin ×(1 +D) /R (2)
其中, RFout 是VCO的輸出信號頻率;REFin是輸入ADF4153的參考時鐘頻率;MOD為分辨率系數(shù),值的范圍2~4095; IN T為所設(shè)反饋分頻值的整數(shù)部分,值的范圍31~511; FRAC為所設(shè)反饋分頻值的小數(shù)部分,值的范圍0~MOD; D為輸入?yún)⒖碱l率倍頻值, R為參考頻率分頻系數(shù),值的范圍1~15。因為DDS輸出信號與300M信號上變頻后超過了ADF4153參考輸入頻率的上限,所以選用了單獨的數(shù)字分頻器HMC394,故將4153內(nèi)的R置為1,D置為0。同時為了獲得較好的雜散性能,本設(shè)計采用整數(shù)分頻,故將FRAC置為0,MOD置為2。
環(huán)路濾波器的實現(xiàn)較為容易。選用三階無源環(huán)路濾波器設(shè)計實現(xiàn)。由于本電路的分辨率由DDS控制實現(xiàn),所以可以將PLL的鑒相頻率適當(dāng)取高,綜合考慮頻率調(diào)節(jié), 鑒相頻率中心值取為20MHz,同時結(jié)合器件及工程經(jīng)驗,環(huán)路帶寬取為500KHz左右,相位余量初始值設(shè)定為48度。經(jīng)ADIsimPLL軟件可方便得計算出環(huán)路濾波器各元器件的參數(shù)。
由于采用混頻鎖相環(huán),9.6G本振信號與VCO輸出8.7-8.8GHz信號相混頻得800-900M中頻信號,所以環(huán)路實際上鎖定的是800-900M的信號。鎖相環(huán)電路仿真結(jié)果如下圖2示。
圖2 相位噪聲仿真圖
由圖2可見,仿真相噪結(jié)果優(yōu)于設(shè)計值。
3.2 微波倍頻鏈路的設(shè)計
由于采用了混頻鎖相環(huán)結(jié)構(gòu),所以需要設(shè)計9.6GHz的微波倍頻鏈路。如圖1可見首先將100MHz 高頻譜純度晶振信號3倍頻到300MHz,濾波放大后功分三路,一路作DDS參考時鐘,一路作DDS上變頻的本振信號,剩下一路經(jīng)2*16倍頻鏈到9.6GHz,濾波放大后做混頻器MIX2的射頻輸入。為了保持信號相噪不產(chǎn)生較大惡化,在倍頻鏈電路設(shè)計過程中,我們一是選擇好性能合適的器件,二是合理設(shè)計信號功率電平,不出現(xiàn)低功率點,否則附加噪聲引入的相噪將可能占主導(dǎo)地位。
由于600MHz信號 16 倍頻到 9.6GHz后要加濾波器對其諧波及雜散進行濾除。所以選用3階微帶發(fā)夾型濾波器濾波器進行濾波。
3.3 X波段功分器設(shè)計
由圖1可見,VCO輸出信號,一路送入到毫米波倍頻,另一路則是為PLL提供混頻所需要的本振信號,所以需要設(shè)計8.7GHz-8.8GHz功分器。其仿真模型及仿真結(jié)果如圖3,圖4所示。由仿真結(jié)果可見,該功分器較好地完成了設(shè)計任務(wù)。
下載該資料的人也在下載
下載該資料的人還在閱讀
更多 >
- 一種用DDS激勵PLL的X波段頻率合成器的設(shè)計方案
- 直接數(shù)字頻率合成技術(shù)(DDS+PLL) 40次下載
- TGA4512-SM Ka波段驅(qū)動放大器的詳細數(shù)據(jù)手冊免費下載
- X波段間接式頻率綜合器的方案分析 4次下載
- Ka波段接收前端的設(shè)計方案 5次下載
- 基于DDS的短波射頻頻率源設(shè)計方案解析 19次下載
- 基于DDS驅(qū)動PLL結(jié)構(gòu)的寬帶頻率合成器的設(shè)計與實現(xiàn) 9次下載
- 基于DDS+PLL的X—Band信號源設(shè)計方案 4次下載
- 一種基于DDS的S波段頻率源設(shè)計 27次下載
- DDS-PLL組合跳頻頻率合成器 0次下載
- DDS-PLL組合跳頻頻率合成器 43次下載
- 一種X波段頻率合成器的設(shè)計方案 39次下載
- 基于FPGA 的新的DDS+PLL時鐘發(fā)生器
- 采用DDS+PLL技術(shù)實現(xiàn)的L波段頻率合成器
- DDS PLL短波頻率合成器設(shè)計
- 咨詢應(yīng)用工程師:PLL頻率合成器 993次閱讀
- 單芯片直接數(shù)字頻率合成與模擬PLL的比較 1584次閱讀
- 基于鎖相環(huán)(PLL)的頻率合成器設(shè)計 3838次閱讀
- 如何擴展DDS頻率上限和改善DDS雜散電平的問題 6483次閱讀
- 電磁波波段命名的由來 3684次閱讀
- FPGA的LS波段寬帶步進頻率信號源設(shè)計方法探討 3114次閱讀
- 如何解決數(shù)據(jù)頻率合成器DDS中的噪聲干擾 5639次閱讀
- 基于DDS驅(qū)動PLL結(jié)構(gòu)的Ka波段頻率綜合器詳細教程 2563次閱讀
- Ka波段并聯(lián)電感銷釘LTCC濾波器教程講解 2509次閱讀
- 波段開關(guān)的結(jié)構(gòu)和原理及用途介紹 2.6w次閱讀
- dds信號發(fā)生器功能及原理 1.1w次閱讀
- 基于ADF4106的鎖相環(huán)頻率器研究與設(shè)計 1903次閱讀
- 基于單片機與FPGA的直接頻率數(shù)字合成器的設(shè)計方案 2419次閱讀
- 基于共模扼流圈的高速CCD驅(qū)動電路設(shè)計方案 3577次閱讀
- 基于DDS芯片和集成鎖相芯片構(gòu)成的寬頻合成器設(shè)計 2675次閱讀
下載排行
本周
- 1電子電路原理第七版PDF電子教材免費下載
- 0.00 MB | 1490次下載 | 免費
- 2單片機典型實例介紹
- 18.19 MB | 93次下載 | 1 積分
- 3S7-200PLC編程實例詳細資料
- 1.17 MB | 27次下載 | 1 積分
- 4筆記本電腦主板的元件識別和講解說明
- 4.28 MB | 18次下載 | 4 積分
- 5開關(guān)電源原理及各功能電路詳解
- 0.38 MB | 10次下載 | 免費
- 6基于AT89C2051/4051單片機編程器的實驗
- 0.11 MB | 4次下載 | 免費
- 7基于單片機和 SG3525的程控開關(guān)電源設(shè)計
- 0.23 MB | 3次下載 | 免費
- 8基于單片機的紅外風(fēng)扇遙控
- 0.23 MB | 3次下載 | 免費
本月
- 1OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234313次下載 | 免費
- 2PADS 9.0 2009最新版 -下載
- 0.00 MB | 66304次下載 | 免費
- 3protel99下載protel99軟件下載(中文版)
- 0.00 MB | 51209次下載 | 免費
- 4LabView 8.0 專業(yè)版下載 (3CD完整版)
- 0.00 MB | 51043次下載 | 免費
- 5555集成電路應(yīng)用800例(新編版)
- 0.00 MB | 33562次下載 | 免費
- 6接口電路圖大全
- 未知 | 30320次下載 | 免費
- 7Multisim 10下載Multisim 10 中文版
- 0.00 MB | 28588次下載 | 免費
- 8開關(guān)電源設(shè)計實例指南
- 未知 | 21539次下載 | 免費
總榜
- 1matlab軟件下載入口
- 未知 | 935053次下載 | 免費
- 2protel99se軟件下載(可英文版轉(zhuǎn)中文版)
- 78.1 MB | 537791次下載 | 免費
- 3MATLAB 7.1 下載 (含軟件介紹)
- 未知 | 420026次下載 | 免費
- 4OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234313次下載 | 免費
- 5Altium DXP2002下載入口
- 未知 | 233046次下載 | 免費
- 6電路仿真軟件multisim 10.0免費下載
- 340992 | 191183次下載 | 免費
- 7十天學(xué)會AVR單片機與C語言視頻教程 下載
- 158M | 183277次下載 | 免費
- 8proe5.0野火版下載(中文版免費下載)
- 未知 | 138039次下載 | 免費
評論
查看更多