完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > JESD204B
JESD204B是一種新型的基于高速SERDES的ADC/DAC數(shù)據(jù)傳輸接口。JESD204和JESD204B修訂版數(shù)據(jù)轉(zhuǎn)換器串行接口標(biāo)準(zhǔn)由JEDEC委員會制定,旨在標(biāo)準(zhǔn)化并減少高速數(shù)據(jù)轉(zhuǎn)換器與FPGA(現(xiàn)場可編程門陣列)等其它器件之間的數(shù)據(jù)輸入/輸出數(shù)目。
JESD204B是一種新型的基于高速SERDES的ADC/DAC數(shù)據(jù)傳輸接口。JESD204和JESD204B修訂版數(shù)據(jù)轉(zhuǎn)換器串行接口標(biāo)準(zhǔn)由JEDEC委員會制定,旨在標(biāo)準(zhǔn)化并減少高速數(shù)據(jù)轉(zhuǎn)換器與FPGA(現(xiàn)場可編程門陣列)等其它器件之間的數(shù)據(jù)輸入/輸出數(shù)目。更少的互連可簡化布局布線,并支持實(shí)現(xiàn)更小尺寸的解決方案,同時不影響整體系統(tǒng)性能。這些特性對于克服許多高速ADC應(yīng)用的系統(tǒng)尺寸和成本限制非常重要,包括無線基礎(chǔ)設(shè)施(GSM、EDGE、W-CDMA、LTE、CDMA2000、WiMAX、TD-SCDMA)、收發(fā)器架構(gòu)、軟件定義無線電、便攜式儀器儀表、醫(yī)療超聲設(shè)備、雷達(dá)和安全通信等軍用/航空應(yīng)用。
ADC/DAC的采樣速率變得越來越高,數(shù)據(jù)的吞吐量越來越大,對于500MSPS以上的ADC/DAC,動輒就是幾十個G的數(shù)據(jù)吞吐率,采用傳統(tǒng)的CMOS和LVDS已經(jīng)很難滿足設(shè)計(jì)要求,JESD204B應(yīng)運(yùn)而生。現(xiàn)在各大廠商的高速ADC/DAC上基本都采用了這種接口。
JESD204B標(biāo)準(zhǔn)提供一種將一個或多個數(shù)據(jù)轉(zhuǎn)換器與數(shù)字信號處理器件接口的方法(通常是ADC或DAC與FPGA接口),相比于通常的并行數(shù)據(jù)傳輸,這是一種...
204B實(shí)戰(zhàn)應(yīng)用-LMK04821代碼詳解
通過閱讀LMK04821數(shù)據(jù)手冊,我們可以從中知道,可以通過SPI協(xié)議對LMK04821進(jìn)行寄存器的配置工作,進(jìn)而實(shí)現(xiàn)我們設(shè)計(jì)所需要的功能。
基于JESD204B的LMK04821芯片項(xiàng)目開發(fā)
LMK0482X系列是德州儀器推出的高性能時鐘調(diào)節(jié)芯片系列,該芯片目前有三種,分別為LMK04821、LMK04826以及LMK04828,該系列芯片都...
JESD204B接口一般用在高速的AD和DA芯片上,用于傳輸采集到的數(shù)據(jù)。該接口相比LVDS可以減少大量的IO管腳,所以正在逐步取代LVDS接口(引用w...
本文余下篇幅將探討推動該規(guī)范發(fā)展的某些關(guān)鍵的終端系統(tǒng)應(yīng)用,以及串行低壓差分信號(LVDS)和JESD204B的對比。
2022-08-05 標(biāo)簽:接口lvds數(shù)據(jù)轉(zhuǎn)換器 1513 0
使用JESD204B接口的AD9144高速DA轉(zhuǎn)換模塊參數(shù)設(shè)定(私人總結(jié)版)
本文為明德?lián)P原創(chuàng)文章,轉(zhuǎn)載請注明出處! 由于AD9144是高速DA轉(zhuǎn)換模塊,轉(zhuǎn)換速率可以達(dá)到2.5G,可以滿足普通的DA數(shù)據(jù)接口。為了匹配高速AD/DA...
本故障排除指南并未窮盡所有可能,但為使用JESD204B鏈路以及希望了解更多信息的工程師提供了一個很好的基本框架。
2022-01-10 標(biāo)簽:fpga發(fā)射器數(shù)據(jù)接口 3624 0
關(guān)于航天工業(yè)組件的JESD204B標(biāo)準(zhǔn)快速數(shù)據(jù)接口
十多年來,寬帶衛(wèi)星有效載荷通信系統(tǒng)都是使用數(shù)據(jù)轉(zhuǎn)換器構(gòu)建的,這些數(shù)據(jù)轉(zhuǎn)換器使用低壓差分信號(LVDS)數(shù)據(jù)接口連接到現(xiàn)場可編程門陣列(FPGA)或?qū)S眉?..
FPGA開發(fā)經(jīng)驗(yàn)分享:基于JESD204B的LMK04821芯片項(xiàng)目開發(fā)
今天給各位大俠帶來一篇項(xiàng)目開發(fā)經(jīng)驗(yàn)分享基于JESD204B的LMK04821芯片項(xiàng)目開發(fā),這是本人實(shí)打?qū)嵉捻?xiàng)目開發(fā)經(jīng)驗(yàn),希望可以給有需要的大俠提供一些參...
2020-04-21 標(biāo)簽:fpgaFPGA設(shè)計(jì)寄存器 3210 0
從JESD204B升級到JESD204C時的系統(tǒng)設(shè)計(jì)注意事項(xiàng)立即下載
類別:電子資料 2024-09-21 標(biāo)簽:串行接口數(shù)據(jù)轉(zhuǎn)換器JESD204B
DAC39J84四通道、16位、2.8GSPS數(shù)模轉(zhuǎn)換器數(shù)據(jù)表立即下載
類別:電子資料 2024-06-20 標(biāo)簽:dac數(shù)模轉(zhuǎn)換器JESD204B
明德?lián)P的JESD204B采集卡項(xiàng)目綜合上板后,可以使用上位機(jī)通過千兆網(wǎng)來配置AD9144和AD9516板卡,實(shí)現(xiàn)高速ad采集。最終可以在示波器和上位機(jī)上...
2022-07-07 標(biāo)簽:時鐘網(wǎng)絡(luò)JESD204B 1671 0
JESD204B協(xié)議相關(guān)介紹與具體應(yīng)用實(shí)例
接觸過FPGA高速數(shù)據(jù)采集設(shè)計(jì)的朋友,應(yīng)該會聽過新術(shù)語“JESD204B”。這是一種新型的基于高速SERDES的ADC/DAC數(shù)據(jù)傳輸接口。隨著ADC/...
通信技術(shù):JESD204C和JESD204B區(qū)別分析
作者:Del Jones 許多行業(yè)的數(shù)據(jù)密集型應(yīng)用持續(xù)突破界限,需要快速高效地傳輸有效載荷數(shù)據(jù)。5G通信網(wǎng)絡(luò)系統(tǒng)要求基礎(chǔ)設(shè)施及其連接器件具有更大帶寬。在...
2020-11-11 標(biāo)簽:轉(zhuǎn)換器數(shù)據(jù)鏈路層JESD204B 9060 0
FPGA 的高速數(shù)據(jù)采集設(shè)計(jì)之JESD204B部分詳解
如果您有接觸使用 FPGA 的高速數(shù)據(jù)采集設(shè)計(jì),沒準(zhǔn)聽說過新術(shù)語“JESD204B”。 我在工作中看到過很多工程師詢問有關(guān) JESD204B 接口的信息...
JESD204B在時鐘方面的設(shè)計(jì)及其驗(yàn)證實(shí)現(xiàn)
隨著數(shù)模轉(zhuǎn)換器的轉(zhuǎn)換速率越來越高,JESD204B 串行接口已經(jīng)越來越多地廣泛用在數(shù)模轉(zhuǎn)換器上,其對器件時鐘和同步時鐘之間的時序關(guān)系有著嚴(yán)格需求。本文就...
JESD204B的廣泛應(yīng)用與串行LVDS接口概述
開發(fā)串行接口業(yè)界標(biāo)準(zhǔn)JESD204A的目的在于解決以高效率且省錢的方式互連最新寬帶數(shù)據(jù)轉(zhuǎn)換器與其他系統(tǒng)IC的問題。其動機(jī)在于通過采用可調(diào)整高速串行接口,...
目前,將JESD204B作為高速數(shù)據(jù)轉(zhuǎn)換器首選數(shù)字接口的趨勢如火如荼。JESD204接口于2006年首次發(fā)布,2008年改版為JESD204A,2011...
JESD204B發(fā)射器的PHY性能的三個關(guān)鍵性能指標(biāo)詳解
若要評估JESD204B發(fā)射器的PHY性能,則需評估一些性能指標(biāo)。這些指標(biāo)包括共模電壓、差分峰峰值電壓、差分阻抗、差分輸出回?fù)p、共模回?fù)p、發(fā)射器短路電流...
JESD204B與LVDS接口并行 管線式ADC延遲問題分析及解答
JESD204B為業(yè)界標(biāo)準(zhǔn)序列通信鏈接,數(shù)據(jù)轉(zhuǎn)換器與現(xiàn)場可編程門陣列(FPGA)、數(shù)字信號處理器(DSP)、特定應(yīng)用集成電路(ASIC)等裝置間的數(shù)字?jǐn)?shù)...
如何在Xilinx FPGA上快速實(shí)現(xiàn)JESD204B?操作步驟詳細(xì)說明
JESD204是一種連接數(shù)據(jù)轉(zhuǎn)換器(ADC和DAC)和邏輯器件的高速串行接口,該標(biāo)準(zhǔn)的 B 修訂版支持高達(dá) 12.5 Gbps串行數(shù)據(jù)速率,并可確保 J...
2017-11-17 標(biāo)簽:jesd204bxilinxfpga 6814 0
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |