完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga設(shè)計(jì)
FPGA(Field-Programmable Gate Array),即現(xiàn)場(chǎng)可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。
文章:348個(gè) 瀏覽:26489次 帖子:90個(gè)
認(rèn)識(shí)以太網(wǎng)幀的整個(gè)結(jié)構(gòu)
當(dāng)你需要使用千兆網(wǎng)發(fā)送數(shù)據(jù)的時(shí)候,你需要先傳輸8字節(jié)的前導(dǎo)碼,也就是7個(gè)字節(jié)的0xAA和1個(gè)字節(jié)的0xAB
2023-06-19 標(biāo)簽:FPGA設(shè)計(jì)以太網(wǎng)Mac 1558 0
FIFO IP核報(bào)Memory Collision Error on RAMB36E1解決方案
以前很少用到仿真,這次在仿真的過程中,遇到了某個(gè)警告,于是轉(zhuǎn)過頭又去研究了FIFO中的Safety Circuit的作用。
2023-06-19 標(biāo)簽:FPGA設(shè)計(jì)RAMFIFO存儲(chǔ) 1618 0
手把手用Verilog實(shí)現(xiàn)FIR濾波器
首先需要把FIR最基本的結(jié)構(gòu)實(shí)現(xiàn),也就是每個(gè)FIR抽頭的數(shù)據(jù)與其抽頭系數(shù)相乘這個(gè)操作。由頂層文件對(duì)這個(gè)基本模塊進(jìn)行多次調(diào)用。
2023-06-19 標(biāo)簽:轉(zhuǎn)換器FPGA設(shè)計(jì)FIR 3444 0
由于以太網(wǎng)測(cè)試使用的開發(fā)板是淘寶購(gòu)買的某款開發(fā)板,開發(fā)人員在電路設(shè)計(jì)時(shí)沒有考慮到將以太網(wǎng)芯片的接收時(shí)鐘、發(fā)送時(shí)鐘通過FPGA的專用時(shí)鐘管腳接入到到全局時(shí)鐘網(wǎng)絡(luò)
2023-06-19 標(biāo)簽:FPGA設(shè)計(jì)以太網(wǎng)寄存器 893 0
FPGA定點(diǎn)數(shù)截位的基本準(zhǔn)則
FPGA內(nèi)部表示正負(fù)數(shù),小數(shù)的規(guī)則。兩者相比之下,定點(diǎn)數(shù)實(shí)現(xiàn)簡(jiǎn)單,表達(dá)更為直觀,所以在很多時(shí)候FPGA通常使用定點(diǎn)數(shù)表示小數(shù)。
2023-06-19 標(biāo)簽:fpgaFPGA設(shè)計(jì)計(jì)算機(jī) 1442 0
在芯片功能驗(yàn)證中,仿真波形一直是調(diào)試的重要手段。通過觀測(cè)分析波形,工程師可以推斷代碼是否正常運(yùn)行,電路的功能是否正確,設(shè)計(jì)是否滿足預(yù)期。
2023-06-18 標(biāo)簽:FPGA設(shè)計(jì)EDA工具VCD 858 0
Vivado Schematic中的實(shí)線和虛線有什么區(qū)別?
Vivado Schematic中的實(shí)線和虛線有什么區(qū)別?
2023-06-16 標(biāo)簽:FPGA設(shè)計(jì)Vivado 1129 0
FPGA浮點(diǎn)數(shù)表示及計(jì)算機(jī)數(shù)值表示規(guī)則
定點(diǎn)數(shù)硬件實(shí)現(xiàn)簡(jiǎn)單,但表示的范圍有限,且部分的小數(shù)運(yùn)算IP核只支持浮點(diǎn)數(shù)運(yùn)算,因此這里還需要提到浮點(diǎn)數(shù)的相關(guān)內(nèi)容。
2023-06-16 標(biāo)簽:轉(zhuǎn)換器FPGA設(shè)計(jì)計(jì)算機(jī) 1368 0
m序列的verilog實(shí)現(xiàn)以及使能信號(hào)解決跨時(shí)終域問題
根據(jù)《通信原理》一書可知,m序列是最長(zhǎng)線性反饋移位寄存器的簡(jiǎn)稱,它產(chǎn)生的偽隨機(jī)序列的周期與其反饋移存器級(jí)數(shù)有關(guān);
2023-06-16 標(biāo)簽:FPGA設(shè)計(jì)移位寄存器BPSK 2281 0
使用OSERDES發(fā)送高速串行數(shù)據(jù)
OSERDES實(shí)現(xiàn)并串轉(zhuǎn)換,只需要管發(fā)送并不需要管接收到的數(shù)據(jù)如何,所以它的操作相對(duì)于ISERDES來說簡(jiǎn)單;
2023-06-16 標(biāo)簽:FPGA設(shè)計(jì)DDRSDR 1206 0
高速信號(hào)傳輸過程中,并行傳輸因?yàn)榫€路同步難,抗干擾性差等缺點(diǎn)逐漸被串行技術(shù)取代;通過提高傳輸速率的方法,串行傳輸也可以實(shí)現(xiàn)很高的傳輸速度。
2023-06-16 標(biāo)簽:轉(zhuǎn)換器FPGA設(shè)計(jì)DDR 2027 0
在高速信號(hào)采集的過程中,經(jīng)常會(huì)因?yàn)殡娐吩O(shè)計(jì)或者其他原因,原本設(shè)計(jì)好對(duì)應(yīng)的data_clk與data經(jīng)過線路傳輸之后在接收端時(shí)序上不能很好的對(duì)應(yīng),這可能會(huì)...
2023-06-16 標(biāo)簽:FPGA設(shè)計(jì)RTL串行通信 2032 0
最近調(diào)試芯片遇到一個(gè)選擇題,需要決定數(shù)據(jù)接口的接口標(biāo)準(zhǔn),是選用LVDS差分接口還是CMOS單端接口。
2023-06-16 標(biāo)簽:CMOSFPGA設(shè)計(jì)差分信號(hào) 2434 0
帶你認(rèn)識(shí)濾波器及FIR濾波器設(shè)計(jì)
濾波器是一種用來減少,消除干擾的電器部件,有對(duì)特定頻率的頻點(diǎn)或該頻點(diǎn)以外的頻率信號(hào)進(jìn)行有效濾除,從而實(shí)現(xiàn)消除干擾、獲取特定頻率信號(hào)的功能。
2023-06-15 標(biāo)簽:FPGA設(shè)計(jì)數(shù)字濾波器模擬濾波器 3776 0
FIR及IIR濾波器的FPGA設(shè)計(jì)實(shí)現(xiàn)方案
這種方法是通過將模擬濾波器頻率特性H(s)反拉氏變換為h(t),再將h(t)等間隔抽樣成h(n)后,對(duì)h(n)取Z變換求得H(z),即得到了數(shù)字濾波器的...
2023-06-15 標(biāo)簽:FPGA設(shè)計(jì)數(shù)字濾波器FIR 2101 0
怎么使用MATLAB進(jìn)行O-RAN小基站建模和仿真?
開放式無(wú)線接入網(wǎng)(Open Radio Access Network,簡(jiǎn)稱 O-RAN)是一種無(wú)線接入網(wǎng) (RAN)。
2023-06-14 標(biāo)簽:matlabFPGA設(shè)計(jì)PHY 1625 0
基于FPGA的深度學(xué)習(xí)CNN加速器設(shè)計(jì)方案
因?yàn)镃NN的特有計(jì)算模式,通用處理器對(duì)于CNN實(shí)現(xiàn)效率并不高,不能滿足性能要求。 因此,近來已經(jīng)提出了基于FPGA,GPU甚至ASIC設(shè)計(jì)的各種加速器來...
2023-06-14 標(biāo)簽:處理器FPGA設(shè)計(jì)存儲(chǔ)器 2233 0
一個(gè)簡(jiǎn)單的RTL同步FIFO設(shè)計(jì)
FIFO 是FPGA設(shè)計(jì)中最有用的模塊之一。FIFO 在模塊之間提供簡(jiǎn)單的握手和同步機(jī)制,是設(shè)計(jì)人員將數(shù)據(jù)從一個(gè)模塊傳輸?shù)搅硪粋€(gè)模塊的常用選擇。
2023-06-14 標(biāo)簽:FPGA設(shè)計(jì)寄存器VHDL語(yǔ)言 437 0
FPGA時(shí)序約束之衍生時(shí)鐘約束和時(shí)鐘分組約束
在FPGA設(shè)計(jì)中,時(shí)序約束對(duì)于電路性能和可靠性非常重要。在上一篇的文章中,已經(jīng)詳細(xì)介紹了FPGA時(shí)序約束的主時(shí)鐘約束。
2023-06-12 標(biāo)簽:fpgaFPGA設(shè)計(jì)pll 2604 0
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無(wú)人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |