完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga設(shè)計(jì)
FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。
文章:348個(gè) 瀏覽:26489次 帖子:90個(gè)
Vivado在FPGA設(shè)計(jì)中的優(yōu)勢
Xilinx的新一代設(shè)計(jì)套件Vivado相比上一代產(chǎn)品ISE,在運(yùn)行速度、算法優(yōu)化和功能整合等很多方面都有了顯著地改進(jìn)。但是對初學(xué)者來說,新的約束語言X...
2022-09-19 標(biāo)簽:fpgaFPGA設(shè)計(jì)EDA工具 1584 0
認(rèn)識以太網(wǎng)幀的整個(gè)結(jié)構(gòu)
當(dāng)你需要使用千兆網(wǎng)發(fā)送數(shù)據(jù)的時(shí)候,你需要先傳輸8字節(jié)的前導(dǎo)碼,也就是7個(gè)字節(jié)的0xAA和1個(gè)字節(jié)的0xAB
2023-06-19 標(biāo)簽:FPGA設(shè)計(jì)以太網(wǎng)Mac 1559 0
針對傳統(tǒng)磁通門信號處理電路中模擬元件的缺點(diǎn),設(shè)計(jì)一種基于現(xiàn)場可編程門陣列(FPGA)的數(shù)字磁通門系統(tǒng)。
2018-12-19 標(biāo)簽:fpgaFPGA設(shè)計(jì) 1539 0
Situation: 在對FPGA 設(shè)計(jì)進(jìn)行最初步的系統(tǒng)規(guī)劃的時(shí)候,需要進(jìn)行模塊劃分,模塊接口定義等工作。
2022-09-23 標(biāo)簽:FPGA設(shè)計(jì)接口HDL 1530 0
FPGA實(shí)現(xiàn)OFDM(2)-OFDM通信的整體框圖
介紹除了OFDM外,一個(gè)完整通信鏈路中所需的其他環(huán)節(jié),給出發(fā)射機(jī)鏈路和接收機(jī)鏈路的整體框圖,最后結(jié)合802.11a介紹相關(guān)技術(shù)指標(biāo)。
2023-06-27 標(biāo)簽:FPGA設(shè)計(jì)移位寄存器OFDM技術(shù) 1521 0
介紹一種ISE聯(lián)合仿真轉(zhuǎn)換為Moldelsim單獨(dú)仿真的方法
找到仿真頂層的tb文件,cut_through_top_tb。
2023-01-29 標(biāo)簽:FPGA設(shè)計(jì)asicModelSim 1509 0
Xilinx的高質(zhì)量時(shí)鐘輸出ODDR原語
在SDR接口中,ODDR轉(zhuǎn)發(fā)時(shí)鐘(仍在時(shí)鐘樹內(nèi)),輸出端要直連到輸出port,不可加邏輯,連接方式:輸出時(shí)鐘連接ODDR的C引腳,D1固定值1&apos...
2023-06-21 標(biāo)簽:FPGA設(shè)計(jì)SDRRTL 1505 0
ChatGPT能否幫助FPGA設(shè)計(jì)彌補(bǔ)能力的缺失呢?
科技即生產(chǎn)力,最近,OpenAI 發(fā)布了 ChatGPT,在各大論壇和許多網(wǎng)站上受到了廣泛關(guān)注,ChatGPT是由 OpenAI 提出的大型預(yù)訓(xùn)練語言模...
2023-03-25 標(biāo)簽:FPGA設(shè)計(jì)HDLOpenAI 1491 0
FPGA設(shè)計(jì)中的反饋路徑可以怎么優(yōu)化呢?
在FPGA設(shè)計(jì)中,我們可能會碰到這樣的路徑,如下圖所示。圖中兩個(gè)輸入數(shù)據(jù)為64位,寄存一拍后給到二選一MUX的數(shù)據(jù)輸入端
2023-03-24 標(biāo)簽:FPGA設(shè)計(jì)寄存器Verilog 1469 0
搞懂?dāng)?shù)據(jù)段和代碼段是如何被鏈接成一個(gè)二進(jìn)制文件的,這應(yīng)該是每一個(gè)ARM程序員必須搞清楚的一個(gè)事情。
2023-07-06 標(biāo)簽:armFPGA設(shè)計(jì)存儲器 1466 0
FPGA設(shè)計(jì)中的模塊化設(shè)計(jì)
模塊化設(shè)計(jì)是FPGA設(shè)計(jì)中一個(gè)很重要的技巧,它能夠使一個(gè)大型設(shè)計(jì)的分工協(xié)作、仿真測試更加容易,代碼維護(hù)或升級也更加便利。
2023-10-07 標(biāo)簽:FPGA設(shè)計(jì)CLK 1447 0
FPGA設(shè)計(jì)技巧—多時(shí)鐘域和異步信號處理解決方案
有一個(gè)有趣的現(xiàn)象,眾多數(shù)字設(shè)計(jì)特別是與FPGA設(shè)計(jì)相關(guān)的教科書都特別強(qiáng)調(diào)整個(gè)設(shè)計(jì)最好采用唯一的時(shí)鐘域。
2023-12-22 標(biāo)簽:FPGA設(shè)計(jì)信號處理同步器 1445 0
FPGA定點(diǎn)數(shù)截位的基本準(zhǔn)則
FPGA內(nèi)部表示正負(fù)數(shù),小數(shù)的規(guī)則。兩者相比之下,定點(diǎn)數(shù)實(shí)現(xiàn)簡單,表達(dá)更為直觀,所以在很多時(shí)候FPGA通常使用定點(diǎn)數(shù)表示小數(shù)。
2023-06-19 標(biāo)簽:fpgaFPGA設(shè)計(jì)計(jì)算機(jī) 1442 0
講解幾點(diǎn)關(guān)于FIFO IP核使用時(shí)的注意事項(xiàng)
FIFO?還是FIFO IP核?這也需要寫總結(jié)嗎?太容易了吧。如果我是一個(gè)正在處于面試找工作中的年輕人,肯定關(guān)注的是如何手撕FIFO,這也是當(dāng)時(shí)校招時(shí)候...
2023-06-21 標(biāo)簽:FPGA設(shè)計(jì)寄存器RAM 1433 0
速度和面積一直都是FPGA設(shè)計(jì)中非常重要的兩個(gè)指標(biāo)。所謂速度,是指整個(gè)工程穩(wěn)定運(yùn)行所能夠達(dá)到的最高時(shí)鐘頻率,它不僅和FPGA內(nèi)部各個(gè)寄存器的建立時(shí)間余量
2023-04-10 標(biāo)簽:FPGA設(shè)計(jì)存儲器時(shí)鐘 1406 0
CPLD和FPGA都是由邏輯陣列模塊構(gòu)成的,但是CPLD的LAB基于乘積和宏單元,而FPGA的LAB使用基于LUT的邏輯單元。
2023-06-28 標(biāo)簽:FPGA設(shè)計(jì)D觸發(fā)器LUT 1405 0
本系統(tǒng)中,Basys3的MicroBlaze模塊調(diào)用基于AXI協(xié)議的UART IP核,通過AXI總線實(shí)現(xiàn)MicroBlaze-UART之間的通信,完成串口打印。
2023-08-02 標(biāo)簽:FPGA設(shè)計(jì)連接器RTL 1401 0
【Soc級系統(tǒng)防御】Soc硬件木馬與電子鏈學(xué)習(xí)
隨著尖端工藝的代工成本和現(xiàn)代片上系統(tǒng)(system-on-a-chip,SoC)平臺設(shè)計(jì)復(fù)雜性的不斷提高,曾經(jīng)局限于一個(gè)國家甚至一家公司的IC供應(yīng)鏈已經(jīng)...
2023-11-20 標(biāo)簽:處理器FPGA設(shè)計(jì)場效應(yīng)晶體管 1390 0
FPGA設(shè)計(jì)中的絕大部分電路為同步時(shí)序電路,其基本模型為“寄存器+組合邏輯+寄存器”。同步意味著時(shí)序路徑上的所有寄存器在時(shí)鐘信號的驅(qū)動(dòng)下步調(diào)一致地運(yùn)作。
2023-08-03 標(biāo)簽:fpgaFPGA設(shè)計(jì)寄存器 1376 0
OFDM收發(fā)機(jī)的設(shè)計(jì)框架、調(diào)制與解調(diào)
本篇我們聚焦OFDM的基本原理,討論OFDM收發(fā)機(jī)的設(shè)計(jì)框架、調(diào)制與解調(diào)(IFFT/FFT)、正交性、保護(hù)間隔、循環(huán)前綴,并分析其優(yōu)缺點(diǎn)。
2023-07-07 標(biāo)簽:FPGA設(shè)計(jì)通信系統(tǒng)SoC芯片 1375 0
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |