1 概述
頻率合成技術是近代無線電技術發展中的一門新技術,也是現代通信系統中的關鍵技術之一,它通常利用一塊晶體或少量晶體組成標準頻率源,然后通過合成方法產生各種所需的頻率信號。這些頻率信號與標準頻率源具有相同的頻率穩定度和準確度。使用該技術構成的電路在通信設備中稱為頻率合成器。頻率合成器的種類很多,目前普遍采用的是數字式頻率合成器。數字式頻率合成器由晶體振蕩器、固定分頻器、鑒相器、濾波器和VCO等組成,晶體振蕩器輸出的頻率信號經固定分頻器后得到標準頻率,而VCO輸出的頻率信號經可變分頻器分頻后得到實際頻率信號,兩信號在鑒相器中經相位比較產生的環路鎖定控制電壓將通過濾波器加到VCO上,以對實際頻率信號進行控制和校正,直到環路鎖定。當所需信號頻率較高時,該電路的設計、制作和調試難度較大,通常只能依靠專業廠家來完成,不僅成本高,而且生產周期長。TSA5526芯片是Philips公司推出的通用數字頻率合成集成電路,它將晶體振蕩器、固定分頻器、鑒相器、濾波器等電路集成在一塊芯片上,其主要特性參數如下:
●輸入射頻信號的頻率為:64~1300MHz;
●輸入射頻信號的電平為:-28~3dBm;
●輸出誤差調整電壓為:4.5~33V;
●具有鎖定檢測功能;
●內置可編程的15bit分頻器;
●通過程序控制可在512、640和1024中選擇基準信號分頻比,在外接4MHz晶振時,則可獲得3.90625kHz、6.25kHz和7.8125kHz的頻率精度;
●可選擇I2C總線和3總線進行數據傳輸;
●采用單電源供電,電源電壓為4.5~5.5V。
2 引腳功能
TSA5526有SSOP16和SO16兩種封裝,引腳排列如圖1所示,各引腳功能見表1所列。
表1 TSA5526的引腳功能
引 腳 | 名 稱 | 功 能 |
應 用 說 明 |
1 | RF | 射頻信號RF輸入 | 通常接本振輸出 |
2 | VEE | 地 | |
3 | VCC1 | 電源電壓1 | 芯片電源,接+5V |
4 | VCC2 | 電源電壓2 | 開關控制電源,通常接+12V |
5 | BS4 | 電子開關BS4輸出 | PNP三極管OC輸出 |
6 | BS3 | 電子開關BS3輸出 | PNP三極管OC輸出 |
7 | BS2 | 電子開關BS2輸出 | PNP三極管OC輸出 |
8 | VS1 | 電子開關BS1輸出 | PNP三極管OC輸出 |
9 | CP | 環路濾波器 | 外接RC濾波網絡 |
10 | Vtune | 誤差控制電壓輸出 | 通過上拉電阻輸出直流電壓并加到VCO |
11 | SW | 總線選擇開關 | 接地時選擇I2C總線方式;懸空時選擇3總線方式 |
12 | LOCK/ADC | 鎖定標志/ADC輸入 | 3總線方式時為鎖定標志,低電平有效;I2C總線方式時5為電平ADC輸入端 |
13 | SCL | 串行時鐘 | 下降沿時將SDA輸出的數據鎖存 |
14 | SDA | 串行數據 | 在3總線方式時, 18bit、19bit和27bit三種數據可供選擇 |
15 | CE | 片選信號 | 高電平有效 |
16 | XTAL | 基準振蕩輸入 | 通常外接4MHz晶體 |
表2 寫狀態數據格式
字 節 | MSB | 數據字節 | LSB | |||||
地址字節(ADB) | 1 | 1 | 0 | 0 | 0 | MA1 | MA0 | |
分頻字節(DI1) | 0 | N14 | N13 | N12 | N11 | N10 | N9 | N8 |
分頻字節2(DB2) | N7 | N6 | N5 | N4 | N3 | N2 | N1 | N0 |
控制字節(CB) | 1 | CP | T2 | T1 | T0 | RSA | RSB | 0S |
電子開字節(BB) | 空 | 空 | 空 | 空 | BS4 | BS3 | BS2 | BS1 |
3 內部結構和工作原理
TSA5526的內部結構框圖如圖2所示,它包括射頻信號處理單元、基準信號處理單元、相位比較和輸出單元以及接口控制單元等四部分。射頻信號處理單元對輸入的射頻小信號進行放大和8分頻,再送到15bit可編程分頻器,分頻比的大小可根據輸入射頻信號的頻率來確定。基準信號處理單元中的基準振蕩器通過外接晶體產生基準信號,同時經基準分頻器產生基準信號?;鶞史诸l器通過編程可選512、640和1024三種分頻比。經過分頻處理后的兩路信號同時加到數字式相位比較器,然后經電荷泵、放大器和驅動三極管后得到誤差控制電壓輸出。接口控制單元用于實現微處理器與該器件的通信,它一方面接收微處理器送來的數據并在內部處理以形成各種控制指令;另一方面將本器件的狀態送往微處理器。通過SW端信號的不同連接,可選擇兩種串行通信方式:I2C總線方式和3總線方式。
圖2
3.1 I2C總線方式
a. 寫狀態?R/W=0?
在寫狀態時,對TSA5526編程需要四個數據字節,并應在地址字節傳輸后將數據字節送入芯片。當地址字節?第一字節?傳輸后,I2C總線的收發會使地址字節和數據字節連在一起,并在一個傳輸過程中傳輸完畢。如果地址字節后的第一個數據字節為分頻字節或控制字節,則芯片將被部分編程。表2是其數據字節定義。表中,MA1和MA0是可編程地址位,用于控制加到片選端的電壓。N14~N0為可編程分頻比,其分頻比為:
N=N14×214+N13×213+…+N1×2+N0
CP為控制電荷泵電流大小位,CP為0,對應電流為60μA,CP為1時,電流為280μA?缺省值?。T2~T0代表測試位。RSA和RSB為基準分頻比選擇位。0S為可調放大器控制位,0S位為0時,可調放大器接通?缺省值?,0S位為1時斷開。BS4~BS1是PNP電子開關控制位,其對應關系是:當BSn為0時,電子開關n接通;當BSn為1時,電子開關n斷開。
表3 讀狀態數據格式
字節 | MSB | 數 據 字 節 | LSB | |||||
地址字節 | 1 | 1 | 0 | 0 | 0 | MA1 | MA2 | R/W=1 |
狀態字節 | POR | FL | ACPS | 1 | 1 | A2 | A1 | A0 |
表4 3總線方式數據格式
數據形式 | D0D3 | D4D17 | D18 | D19 | D20 | D21 | D22 | D23 | D24 | D25 | D26 |
18位 | BS4BS1 | N13N0 | |||||||||
19位 | BS4BS1 | N14N1 | N0 | ||||||||
27位 | BS4BS1 | N14N1 | N0 | - | CP | T2 | T1 | T0 | RSA | RSB | 0S |
b.讀狀態?R/W=1?
表3所列為讀狀態數據格式。當輔助地址位被識別之后,將自動產生一個響應脈沖到SDA線上。SDA線上的數據在SCL時鐘信號為高電平時有效,數據字節在SDA線上產生應答信號之后從器件中讀出;如果沒有主應答信號產生,傳輸過程就會結束,此時芯片將釋放數據線從而使微控制器產生終止條件。當上電時,POR標志被置為1,當檢測到數據結束標志時,POR標志被復位?讀周期的結束。FL為進入鎖存標志,用于表示何時循環建立起來。通過對FL置1或清零可對循環進行控制。ACPS為自動充電電流轉換標志,當自動充電電流轉換打開且循環鎖定時,此標志為0,此時充電電流被強制為低。在其它條件下,ACPS為邏輯1。在I2C總線狀態下,內置的A/D轉換器可將自動頻率微調模擬電平轉換成數字量并送往微控制器。
3.2 3總線方式
在3總線方式下,該器件接收的數據有18位、19位和27位三種,參見表4。在該方式下,當片選引腳CE由低電平變為高電平時,SCL引腳輸入時鐘脈沖的下降沿會將SDA引腳上的數據送入數據寄存器,數據的前四位用來控制電子開關的通斷,在第五個時鐘脈沖的上升沿,這四位數據被送入內部電子開關控制寄存器。如果傳輸的是18或19位數據字,那么,在片選線上電平由高向低轉換時,頻率位將被送入頻率寄存器。在上電復位狀態下,電荷泵電流為280μA,調諧電壓輸出被關斷;而在標準模式下,當ACPS標志為高電位時,測試位T2~T0被置為001,此時將禁止TSA5526輸出。當傳輸的是27位數據字時,在時鐘脈沖的第20個上升沿到來時,頻率位將被送入頻率寄存器,而控制位則在片選引腳CE從高電平向低電平轉換時送入控制寄存器。在這種方式下,基準分頻比由RSA和RSB位確定,測試位(T2、T1、T0)、電荷泵控制位CP、分頻比選擇位(RSA、RSB)以及0S位只能進行27位的傳輸。圖3所示是3總線方式時的時序圖。
表5 AT89C51內RAM中20H、21H、22H、23H的定義
字節地址 | D7 | D6 | D5 | D4 | D3 | D2 | D1 | D0 |
20H | BS4 | BS3 | BS2 | BS1 | N14 | N13 | N12 | N11 |
21H | N10 | N9 | N8 | N7 | N6 | N5 | N4 | N3 |
22H | N2 | N1 | N0 | 1 | 1 | 0 | 0 | 0 |
23H | 0 | 1 | 0 | 0 | 0 | 0 | 0 | 0 |
4 應用
TSA5526在某航空電子設備檢查儀中的應用電路如圖4所示,圖中,單片機與TSA5526采用3總線方式進行通信。P1.0與SCL引腳相連,用于串行時鐘輸出。P1.1與SDA引腳相連,用于串行數據輸出。P1.2與CE引腳相連以進行片選控制;電子開關BS1~BS4用于通過VCO產生4種不同頻率信號,VCO的輸出將通過C6送到TSA5526的RF引腳,并經分頻后與基準信號進行相位比較。Vtune輸出的誤差控制電壓經電阻R3、電容C5加到VCO。R1、C4的數值可用于決定微調的快慢。當頻率鎖定后,LOCK引腳將變為低電平,并將該電平通過AT89C51的P1.3引腳送入單片機進行檢測。本電路采用27位數據格式,發送的數據存放在單片機AT89C51中RAM的20H、21H、22H、23H四個單元中,各位定義見表5所列。其具體程序清單如下:
Rfegadj: CLR P1.0
SETB P1.2
MOV R0,#08H
Fregadj1: MOV A,20H
CLR C
RRC A
MOV P1.1,C
SETB P1.0
NOP
CLR P1.0
DJNZ R0,Fregadj1
MOV R0?#08H
Fregadj2: MOV A,21H
CLR C
RRC A
MOV P1.1,C
SETB P1.0
NOP
CLR P1.0
DJNZ R0,Fregadj2
MOV R0,#08H
Fregadj3:MOV A,22H
CLR C
RRC A
MOV P1.1,C
SETB P1.0
NOP
CLR P1.0
DJNZ R0,Fregadj3
MOV R0,#03H
Fregadj4: MOV A,23H
CLR C
RRC A
MOV P1.1,C
SETB P1.0
NOP
CLR P1.0
DJNZ R0,Fregadj4
RET
評論
查看更多