精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

您好,歡迎來電子發(fā)燒友網(wǎng)! ,新用戶?[免費注冊]

您的位置:電子發(fā)燒友網(wǎng)>電子元器件>電容器>

去耦電容的容值計算和布局布線

2017年11月27日 16:35 網(wǎng)絡(luò)整理 作者: 用戶評論(0

  去耦電容是電路中裝設(shè)在元件的電源端的電容,此電容可以提供較穩(wěn)定的電源,同時也可以降低元件耦合到電源端的噪聲,間接可以減少其他元件受此元件噪聲的影響。

  在電子電路中,去耦電容和旁路電容都是起到抗干擾的作用,電容所處的位置不同,稱呼就不一樣了。對于同一個電路來說,旁路(bypass)電容是把輸入信號中的高頻噪聲作為濾除對象,把前級攜帶的高頻雜波濾除,而去耦(decoupling)電容也稱退耦電容,是把輸出信號的干擾作為濾除對象。去耦電容用在放大電路中不需要交流的地方,用來消除自激,使放大器穩(wěn)定工作。

  去耦電容

  去耦電容主要是去除高頻如RF信號的干擾,干擾的進入方式是通過電磁輻射。而實際上,芯片附近的電容還有蓄能的作用,這是第二位的。你可以把總電源看作密云水庫,我們大樓內(nèi)的家家戶戶都需要供水,這時候,水不是直接來自于水庫,那樣距離太遠(yuǎn)了,等水過來,我們已經(jīng)渴的不行了。

  實際水是來自于大樓頂上的水塔,水塔其實是一個緩沖器的作用。如果微觀來看,高頻器件在工作的時候,其電流是不連續(xù)的,而且頻率很高,而器件VCC到總電源有一段距離,即便距離不長,在頻率很高的情況下,阻抗Z=i*wL+R,線路的電感影響也會非常大,會導(dǎo)致器件在需要電流的時候,不能被及時供給。而去耦電容可以彌補此不足。

  這也是為什么很多電路板在高頻器件VCC管腳處放置小電容的原因之一(在vcc引腳上通常并聯(lián)一個去耦電容,這樣交流分量就從這個電容接地。)

  去耦電容的容值計算和布局布線

  有源器件在開關(guān)時產(chǎn)生的高頻開關(guān)噪聲將沿著電源線傳播。去耦電容的主要功能就是提供一個局部的直流電源給有源器件,以減少開關(guān)噪聲在板上的傳播,和將噪聲引導(dǎo)到地。 去耦電容的容值計算

  去耦的初衷是:不論IC對電流波動的規(guī)定和要求如何都要使電壓限值維持在規(guī)定的允許誤差范圍之內(nèi)。 使用表達式:

  C·⊿U=I·⊿t

  由此可計算出一個IC所要求的去耦電容的電容量C。 ⊿U是實際電源總線電壓所允許的降低,單位為V。 I是以A(安培)為單位的最大要求電流; ⊿t是這個要求所維持的時間。

  xilinx公司推薦的去耦電容容值計算方法: 推薦使用遠(yuǎn)大于1/m乘以等效開路電容的電容值。

  此處m是在IC的電源插針上所允許的電源總線電壓變化的最大百分?jǐn)?shù),一般IC的數(shù)據(jù)手冊都會給出具體的參數(shù)值。 等效開路電容定義為:

  C=P/(f·U^2) 式中:

  P——IC所耗散的總瓦數(shù); U——IC的最大DC供電電壓; f——IC的時鐘頻率。

  一旦決定了等效開關(guān)電容,再用遠(yuǎn)大于1/m的值與它相乘來找出IC所要求的總?cè)ヱ铍娙葜怠H缓筮€要把結(jié)果再與連接到相同電源總線電源插針的總數(shù)相除,最后求得安裝在每個連接到電源總線的所有電源插針附近的電容值。 去耦電容選擇不同容值組合的原因:

  在去耦電容的設(shè)計上,通常采用幾個不同容值(通常相差二到三個數(shù)量級,如0.1uF與10uF),基本的出發(fā)點是分散串聯(lián)諧振以獲得一個較寬頻率范圍內(nèi)的較低阻抗。

  電容諧振頻率的解釋:

  由于焊盤和引腳的原因,每個電容都存在等效串聯(lián)電感(ESL),因此自身會形成一個串聯(lián)諧振電路,LC串聯(lián)諧振電路存在一個諧振頻率,隨著電力的頻 率不同,電容的特性也隨之變化,在工作頻率低于諧振頻率時,電容總體呈容性,在工作頻率高于諧振頻率時,電容總體呈感性,此時去耦電容就失去了去耦的效 果,如下圖所示。因此,要提高串聯(lián)諧振頻率,就要盡可能降低電容的等效串聯(lián)電感。

  去耦電容的容值計算和布局布線

  電容的容值選擇一般取決于電容的諧振頻率。

  不同封裝的電容有不同的諧振頻率,下表列出了不同容值不同封裝的電容的諧振頻率:

  去耦電容的容值計算和布局布線

  需要注意的是數(shù)字電路的去耦,低的ESR值比諧振頻率更為重要,因為低的ESR值可以提供更低阻抗的到地通路,這樣當(dāng)超過諧振頻率的電容呈現(xiàn)感性時仍能提供足夠的去耦能力。 降低去耦電容ESL的方法

  去耦電容的ESL是由于內(nèi)部流動的電流引起的,使用多個去耦電容并聯(lián)的方式可以降低電容的ESL影響,而且將兩個去耦電容以相反走向放置在一起,從 而使它們的內(nèi)部電流引起的磁通量相互抵消,能進一步降低ESL。(此方法適用于任何數(shù)目的去耦電容,注意不要侵犯DELL公司的專利)

  IC去耦電容的數(shù)目選擇

  在設(shè)計原理圖的時候,經(jīng)常遇到的問題是為芯片的電源引腳設(shè)計去耦電容,上面已經(jīng)介紹了去耦電容的容值選擇,但是數(shù)目選擇怎么確定呢?理論上是每個電源引腳最好分配一個去耦電容,但是在實際情況中,卻經(jīng)常看到去耦電容的數(shù)目要少于電源引腳數(shù)目的情況,如freescale提供的iMX233的PDK原 理圖中,內(nèi)存SDRAM有15個電源引腳,但是去耦電容的數(shù)目是10個。 去耦電容數(shù)目選擇依據(jù):

  在布局空間允許的情況下,最好做到一個電源引腳分配一個去耦電容,但是在空間不足的時候,可以適當(dāng)削減電容的數(shù)目,具體情況應(yīng)該根據(jù)芯片上電源引腳的具體分布決定,因為廠家在設(shè)計IC的時候,經(jīng)常是幾個電源引腳在一起,這樣可以共用去耦電容,減少去耦電容的數(shù)目。

  電容的安裝方法

  電容的擺放

  對于電容的安裝,首先要提到的就是安裝距離。容值最小的電容,有最高的諧振頻率,去耦半徑最小,因此放在最靠近芯片的位置。容值稍大些的可以距離稍 遠(yuǎn),最外層放置容值最大的。但是,所有對該芯片去耦的電容都盡量靠近芯片。另外的一個原因是:如果去耦電容離IC電源引腳較遠(yuǎn),則布線阻抗將減小去耦電容 的效力。

  還有一點要注意,在放置時,最好均勻分布在芯片的四周,對每一個容值等級都要這樣。通常芯片在設(shè)計的時候就考慮到了電源和地引腳的排列位置,一般都是均勻分布在芯片的四個邊上的。因此,電壓擾動在芯片的四周都存在,去耦也必須對整個芯片所在區(qū)域均勻去耦。

  電容的安裝

  在安裝電容時,要從焊盤拉出一小段引出線,然后通過過孔和電源平面連接,接地端也是同樣。放置過孔的基本原則就是讓這一環(huán)路面積最小,進而使總的寄生電感最小。圖16顯示了幾種過孔放置方法。

  去耦電容的容值計算和布局布線

  第一種方法從焊盤引出很長的引出線然后連接過孔,這會引入很大的寄生電感,一定要避免這樣做,這時最糟糕的安裝方式。

  第二種方法在焊盤的兩個端點緊鄰焊盤打孔,比第一種方法路面積小得多,寄生電感也較小,可以接受。

  第三種在焊盤側(cè)面打孔,進一步減小了回路面積,寄生電感比第二種更小,是比較好的方法。 第四種在焊盤兩側(cè)都打孔,和第三種方法相比,相當(dāng)于電容每一端都是通過過孔的并聯(lián)接入電源平面和地平面,比第三種寄生電感更小,只要空間允許,盡量用這種方法。

  最后一種方法在焊盤上直接打孔,寄生電感最小,但是焊接是可能會出現(xiàn)問題,是否使用要看加工能力和方式。

  推薦使用第三種和第四種方法。

  需要強調(diào)一點:有些工程師為了節(jié)省空間,有時讓多個電容使用公共過孔。任何情況下都不要這樣做。最好想辦法優(yōu)化電容組合的設(shè)計,減少電容數(shù)量。

  由于印制線越寬,電感越小,從焊盤到過孔的引出線盡量加寬,如果可能,盡量和焊盤寬度相同。這樣即使是0402封裝的電容,你也可以使用20mil寬的引出線。引出線和過孔安裝如圖17所示,注意圖中的各種尺寸。

  去耦電容的容值計算和布局布線

  對于大尺寸的電容,比如板級濾波所用的鉭電容,推薦用圖18中的安裝方法。注意:小尺寸電容禁止在兩個焊盤間打孔,因為容易引起短路。

  去耦電容的容值計算和布局布線

  電容的去耦半徑

  電容去耦的一個重要問題是電容的去耦半徑。大多數(shù)資料中都會提到電容擺放要盡量靠近芯片,多數(shù)資料都是從減小回路電感的角度來談這個擺放距離問題。 確實,減小電感是一個重要原因,但是還有一個重要的原因大多數(shù)資料都沒有提及,那就是電容去耦半徑問題。如果電容擺放離芯片過遠(yuǎn),超出了它的去耦半徑,電 容將失去它的去耦的作用。

  理解去耦半徑最好的辦法就是考察噪聲源和電容補償電流之間的相位關(guān)系。當(dāng)芯片對電流的需求發(fā)生變化時,會在電源平面的一個很小的局部區(qū)域內(nèi)產(chǎn)生電壓 擾動,電容要補償這一電流(或電壓),就必須先感知到這個電壓擾動。信號在介質(zhì)中傳播需要一定的時間,因此從發(fā)生局部電壓擾動到電容感知到這一擾動之間有 一個時間延遲。同樣,電容的補償電流到達擾動區(qū)也需要一個延遲。因此必然造成噪聲源和電容補償電流之間的相位上的不一致。

  特定的電容,對與它自諧振頻率相同的噪聲補償效果最好,我們以這個頻率來衡量這種相位關(guān)系。設(shè)自諧振頻率為f,對應(yīng)波長為λ,補償電流表達式可寫為:

  去耦電容的容值計算和布局布線

  其中,A是電流幅度,R為需要補償?shù)膮^(qū)域到電容的距離,C為信號傳播速度。

  當(dāng)擾動區(qū)到電容的距離達到λ/4時,補償電流的相位為π,和噪聲源相位剛好差180度,即完全反相。此時補償電流不再起作用,去耦作用失效,補償?shù)?能量無法及時送達。為了能有效傳遞補償能量,應(yīng)使噪聲源和補償電流的相位差盡可能的小,最好是同相位的。距離越近,相位差越小,補償能量傳遞越多,如果距 離為0,則補償能量百分之百傳遞到擾動區(qū)。這就要求噪聲源距離電容盡可能的近,要遠(yuǎn)小于λ/4。實際應(yīng)用中,這一距離最好控制在λ/40-λ/50之間, 這是一個經(jīng)驗數(shù)據(jù)。

  例如:0.001uF陶瓷電容,如果安裝到電路板上后總的寄生電感為1.6nH,那么其安裝后的諧振頻率為125.8MHz,諧振周期為 7.95ps。假設(shè)信號在電路板上的傳播速度為166ps/inch,則波長為47.9英寸。電容去耦半徑為47.9/50=0.958英寸,大約等于 2.4厘米。

  本例中的電容只能對它周圍2.4厘米范圍內(nèi)的電源噪聲進行補償,即它的去耦半徑2.4厘米。不同的電容,諧振頻率不同,去耦半徑也不同。對于大電 容,因為其諧振頻率很低,對應(yīng)的波長非常長,因而去耦半徑很大,這也是為什么我們不太關(guān)注大電容在電路板上放置位置的原因。對于小電容,因去耦半徑很小, 應(yīng)盡可能的靠近需要去耦的芯片,這正是大多數(shù)資料上都會反復(fù)強調(diào)的,小電容要盡可能近的靠近芯片放置。

  綜上所述,在選擇去耦電容時,需要考慮的因素有電容的ESR、ESL值,諧振頻率,布局時要注意根據(jù)IC電源引腳的數(shù)目和周圍布局空間決定去耦電容數(shù)目,根據(jù)去耦半徑?jīng)Q定具體的布局位置。

非常好我支持^.^

(5) 100%

不好我反對

(0) 0%

( 發(fā)表人:龔婷 )

      發(fā)表評論

      用戶評論
      評價:好評中評差評

      發(fā)表評論,獲取積分! 請遵守相關(guān)規(guī)定!

      ?