MAX1434是八路、10位模數(shù)轉(zhuǎn)換器(ADC),具有全差分輸入,流水線(xiàn)架構(gòu),可對(duì)全差分信號(hào)通道進(jìn)行數(shù)字誤差校正。該ADC針對(duì)要求低功耗、高動(dòng)態(tài)性能的醫(yī)學(xué)成像設(shè)備和數(shù)字通信應(yīng)用進(jìn)行了優(yōu)化。MAX1434采用1.8V單電源供電,功耗僅為767mW (每通道96mW),輸入頻率5.3MHz時(shí)信噪比(SNR)可達(dá)61dB (典型值)。除低功耗特性外,MAX1434還為空閑周期提供關(guān)斷模式。
MAX1434的內(nèi)部1.24V高精度帶隙基準(zhǔn)設(shè)置ADC的滿(mǎn)量程輸入范圍。其靈活基準(zhǔn)架構(gòu)支持使用外部基準(zhǔn),以滿(mǎn)足更高精度或不同差分輸入電壓范圍的要求。該基準(zhǔn)架構(gòu)專(zhuān)門(mén)針對(duì)低噪聲進(jìn)行了優(yōu)化。
一個(gè)單端時(shí)鐘用來(lái)控制轉(zhuǎn)換過(guò)程。內(nèi)部占空比均衡器可在較大范圍內(nèi)補(bǔ)償時(shí)鐘占空比的變化。片內(nèi)PLL生成高速串行低電壓差分信號(hào)(LVDS)時(shí)鐘。
MAX1434具有自對(duì)齊的數(shù)據(jù)、時(shí)鐘以及幀對(duì)齊信號(hào)串行LVDS輸出。輸出數(shù)據(jù)以二元補(bǔ)碼或二進(jìn)制格式表示。
MAX1434提供50Msps最大采樣速率。該器件提供帶裸焊盤(pán)的小型14mm x 14mm x 1mm, 100引腳TQFP封裝,規(guī)定用于擴(kuò)展工業(yè)溫度范圍(-40°C至+85°C)。
關(guān)鍵特性
優(yōu)異的動(dòng)態(tài)性能
5.3MHz時(shí)的61dB SNR
5.3MHz時(shí)的84dBc SFDR
94dB通道隔離度
超低功耗,每通道96mW (正常工作)
串行LVDS輸出
引腳選擇LVDS/SLVS (可變低壓信號(hào))模式
LVDS輸出支持最長(zhǎng)30英寸FR-4背板連接
針對(duì)數(shù)字信號(hào)完整性的測(cè)試模式
全差分模擬輸入
寬差分輸入電壓范圍(1.4VP-P)
片內(nèi)1.24V精密帶隙基準(zhǔn)
時(shí)鐘占空比均衡器
緊湊的、帶裸焊盤(pán)的100引腳TQFN封裝
可提供評(píng)估板(請(qǐng)定購(gòu)MAX1434EVKIT)