萊迪思半導體推出第三代LatticeECP3系列FPGA
LatticeECP3系列是來自萊迪思半導體公司的第三代高價值的FPGA,在業界擁有SERDES功能的FPGA器件中,它具有最低的功耗和價格。 LatticeECP3 FPGA系列提供多協議的兼容XAUI抖動的3.2G SERDES,DDR3存儲器接口,強大的DSP功能,高密度的片上存儲器以及多達149K的LUT,所有器件的功耗和價格只有同類擁有SERDES功能的FPGA的一半。整個LatticeECP3系列采用富士通公司先進的低功耗工藝技術制造。
主要特點
配備SERDES的低功耗FPGA
低功耗工藝
與同類產品相比,靜態功耗降低80%,總功耗降低50%
在3.2 Gbps速率下,每個SERDES信道的功耗小于100mW
經過優化的FPGA結構
4-輸入查找表(LUT)結構
邏輯密度從17K至149K LUT
高達6.8兆位的嵌入式RAM塊(EBR)
每個器件擁有2個DLL、2至10個PLL
可級聯的帶有ALU的sysDSP™
乘、累加、加和減法運算
高性能的加法樹和MMAC功能
54位可級聯的算術邏輯單元
24至320個乘法器(18x18)
高級的配置選項
針對SPI閃存的并行觸發模式
雙引導映像支持
片上的128位AES解碼功能
采用TransFR™技術的現場更新
高速嵌入式SERDES
至多16個3.2Gbps的信道
數據率從250Mbps到3.2Gbps
兼容IEEE802.3-2002 XAUI抖動標準
支持混合協議與混合速率
支持PCI Express、以太網(GbE, XAUI, & SGMII)、SMPTE、串行Rapid I/O、CPRI以及OBSAI
靈活的sysIO?緩沖器
LVCMOS 33/25/18/15/12, PCI, SSTL3/2/18 & HSTL15 & HSTL18
LVDS, Bus-LVDS, MLVDS & LVPECL
800 Mbps DDR3, 1 Gbps LVDS
豐富的封裝與用戶I/O選擇
多達586個用戶I/O管腳
低成本的Wirebond fpBGA封裝
無鉛/符合RoHS標準
非常好我支持^.^
(0) 0%
不好我反對
(0) 0%
相關閱讀:
- [FPGA/ASIC技術] 基于Spantan FPGA的多路數字量采集模塊設計 2011-03-25
- [新品快訊] 全球首個28nm FPGA產品從賽靈思開始發貨 2011-03-22
- [新品快訊] 新思科技推出HAPS-600系列FPGA原型驗證系統產品 2011-03-22
- [可編程邏輯] Synopsys推出其HAPS-600高容量FPGA的原型驗證方案 2011-03-21
- [廠商新聞] Synopsys和Xilinx合作出版FPGA的SoC設計原型方法手冊 2011-03-21
- [FPGA/ASIC技術] 基于FPGA的語音端點檢測 2011-03-17
- [廠商新聞] Altera有機會2012年超越Xilinx成FPGA龍頭 2011-03-14
- [新品快訊] 賽靈思和Synopsys聯手推出FPGA原型開發方法手冊 2011-03-14
( 發表人:簡單幸福 )