本文介紹一個(gè)FPGA常用模塊:SRIO(Serial RapidIO)。SRIO協(xié)議是一種高速串行通信協(xié)議,在我參與的項(xiàng)目中主要是用于FPGA和DSP之間的高速通信。有關(guān)SRIO協(xié)議的詳細(xì)介紹網(wǎng)上有很多,本文主要簡(jiǎn)單介紹一下SRIO IP核的使用和本工程的源代碼結(jié)構(gòu)。
2023-12-12 09:19:08856 大家好,我現(xiàn)在在畫一塊28335的板子,想實(shí)現(xiàn)與FPGA之間的通信,但是不知道該怎樣設(shè)計(jì),包括FPGA與DSP連接的引腳、通過內(nèi)部什么模塊實(shí)現(xiàn)數(shù)據(jù)通信,現(xiàn)在一頭霧水,請(qǐng)大家?guī)兔ΑVx謝。
2018-12-03 15:55:34
在使用StratixII90的FPGA與TS201進(jìn)行數(shù)據(jù)通信時(shí),FPGA向TS201發(fā)送數(shù)據(jù),link時(shí)鐘為384MHz,之前已經(jīng)做了幾十塊板卡,低溫測(cè)試通過,最近做的幾個(gè)板卡,高溫和常溫試驗(yàn)都
2014-11-04 15:18:49
在使用StratixII90的FPGA與TS201進(jìn)行數(shù)據(jù)通信時(shí),FPGA向TS201發(fā)送數(shù)據(jù),link時(shí)鐘為384MHz,之前已經(jīng)做了幾十塊板卡,低溫測(cè)試通過,最近做的幾個(gè)板卡,高溫和常溫試驗(yàn)都
2014-11-04 15:20:49
CCS5.5
DSP 6657
FPGA XC7Z030
FPGA 與
FPGA 之間SRIO傳輸成功;
DSP 與
DSP 之間SRIO傳輸成功;問題 :
FPGA 與
DSP 之間 ,PORT OK 可以通過,可是就是無法正確傳輸成功。 這會(huì)是什么問題呢?會(huì)是什么原因?qū)е碌哪兀啃枰⒁馐裁吹胤侥兀?/div>
2019-01-10 11:17:28
至關(guān)重要。 TigerSHARC系列DSP芯片與外部進(jìn)行數(shù)據(jù)通信主要有兩種方式:總線方式和鏈路口方式。鏈路口方式更適合于FPGA與DSP之間的實(shí)時(shí)通信。隨著實(shí)時(shí)信號(hào)處理運(yùn)算量的日益增加,多DSP并行
2019-06-21 05:00:04
文章目錄1. 數(shù)據(jù)通信介紹1.1 并行/串行通信2. USART串口通信(STM32H7系列)2.1 串口的硬件框圖2.2 串口的基本功能特性2.3 串口的自適應(yīng)波特率2.4 串口的數(shù)據(jù)幀格式2.5
2021-08-20 07:25:39
目標(biāo) 本章主要介紹了數(shù)據(jù)通信的基本原理
2009-06-27 21:44:55
測(cè)試設(shè)備。 一、規(guī)程分析(測(cè)試)儀 數(shù)據(jù)通信是人和計(jì)算機(jī)或計(jì)算機(jī)和計(jì)算機(jī)之間的通信,要實(shí)現(xiàn)有效、快速、可靠的通信,就需要有一套通信的規(guī)約,稱之為通信協(xié)議或通信規(guī)程。為此國(guó)際上提出了開放系統(tǒng)互連的七層
2019-06-21 06:35:32
提供良好的人機(jī)交互、任務(wù)管理、網(wǎng)絡(luò)通信等方面功能。因此,發(fā)揮DSP和ARM處理器各自的優(yōu)勢(shì),采用ARM+DSP結(jié)構(gòu)的設(shè)計(jì)方案已成為嵌入式系統(tǒng)的研究熱點(diǎn),倍受關(guān)注。通過嵌入式機(jī)器視覺系統(tǒng)的設(shè)計(jì)實(shí)例,闡述ARM與DSP有機(jī)結(jié)合的設(shè)計(jì)思想,重點(diǎn)研究ARM與DSP之間的數(shù)據(jù)通信。
2019-10-31 06:17:35
請(qǐng)教SRIO通信問題,6672和FPGA的SRIO通信,2個(gè)lane連接,現(xiàn)象如下:
?(1)兩端都配置成2x,3.125G,FPGA顯示port initial成功,link initial失敗。
(2)把6672配置成2個(gè)1x,FPGA顯示初始化成功,但無法進(jìn)行數(shù)據(jù)通信。
請(qǐng)教是什么問題,謝謝。
2018-06-21 13:52:27
;Intel最新的FPGA則QPI也是比較常用的。對(duì)于傳輸視頻:MIPI、BT.656、BT.1120這些接口也是非常常見的。高速接口我們只介紹PCIe,這也是非常常見的數(shù)據(jù)通信接口,在加速卡、數(shù)據(jù)中心,都是
2022-08-19 16:32:22
ARM7TDMI處理器內(nèi)核,為用戶提供了面向移動(dòng)終端應(yīng)用的豐富外設(shè)、低功耗管理和低成本的外存配置,整個(gè)芯片可以運(yùn)行在75 MHz。數(shù)據(jù)通信系統(tǒng)使用的主要功能模塊如下:20 KB片上零等待靜態(tài)存儲(chǔ)器
2019-04-26 07:00:06
1ZYNQ與DSP之間通信例程1.1ZYNQ 與DSP之間SRIO通信1.1.1例程位置ZYNQ例程保存在資料盤中的Demo\\ZYNQ\\PL\\srio_gen2_0_ex文件夾下。DSP例程
2023-02-21 14:51:50
1 ZYNQ與DSP之間通信例程1.1 ZYNQ與DSP之間SRIO通信1.1.1 例程位置ZYNQ例程保存在資料盤中的Demo\ZYNQ\PL\srio_gen2_0_ex文件夾下。DSP例程保存
2023-02-02 21:43:20
最近一個(gè)項(xiàng)目是android和MCU之間的串口指令數(shù)據(jù)通信,搗鼓了很久,也找了很多網(wǎng)下載解壓后會(huì)出現(xiàn)兩個(gè)文件夾,我們使用的是這個(gè),如圖:復(fù)制整個(gè)文件夾到項(xiàng)目的java目錄下,不要變更名字,名字是跟里面的東西相關(guān)...
2021-11-01 08:54:17
上位機(jī)與單片機(jī)的數(shù)據(jù)通信是如何去實(shí)現(xiàn)的呢?有哪些操作步驟?
2021-12-14 07:13:33
目前已調(diào)試完成兩片DSP之間的SRIO通信,在進(jìn)行DSP與FPGA之間的SRIO。現(xiàn)在遇到了如下幾個(gè)問題。希望TI的工程師們有時(shí)間的時(shí)候給點(diǎn)幫助,不勝感激。1.DSP之間傳輸時(shí)一切正常,但是
2018-12-27 11:16:03
工業(yè)數(shù)據(jù)通信指的是在工業(yè)生產(chǎn)過程中,計(jì)算機(jī)及其外圍設(shè)備,檢測(cè)工藝參數(shù)數(shù)值與狀態(tài)的變送器和控制設(shè)備生產(chǎn)過程的控制設(shè)備,而在各種設(shè)備與計(jì)算機(jī)之間,設(shè)備與設(shè)備之間,各個(gè)設(shè)備的不同功能單元之間相互遵照通信規(guī)約,利用數(shù)據(jù)傳輸技術(shù)...
2021-09-09 08:52:07
使用多緩沖器配置的DMA方式可以實(shí)現(xiàn)高速數(shù)據(jù)通信嗎?
2021-12-08 06:06:14
你好!我現(xiàn)在嘗試實(shí)現(xiàn)FPGA通過SRIO接口向DSP TMS320C6670發(fā)送數(shù)據(jù),代碼基于CCS5.0下的SRIO_Loopbacktestproject,但發(fā)現(xiàn)在sriodevice_init
2018-08-06 06:38:43
進(jìn)行修改,實(shí)現(xiàn)了c6678與FPGA之間的數(shù)據(jù)通信(數(shù)據(jù)通信功能已測(cè)試完成)。現(xiàn)在的問題是,原代碼中可以正常接收到doorbell中斷(即FPGA向C6778發(fā)送doorbell,在c6678一側(cè)會(huì)成
2018-08-03 06:19:00
G.729編解碼,回聲抵消等工作經(jīng)驗(yàn)者優(yōu)先。數(shù)據(jù)通信系統(tǒng)工程師北京崗位職責(zé):1、組織無線通信系統(tǒng)中涉及數(shù)據(jù)通信的功能、業(yè)務(wù)的需求研究和方案設(shè)計(jì),并負(fù)責(zé)相關(guān)應(yīng)用培訓(xùn),提升部門相關(guān)技能的工作;2、組織無線通信系統(tǒng)
2012-06-21 11:51:13
數(shù)據(jù)通信中應(yīng)用廣泛。DDS頻率合成技術(shù)通過頻率控制字、相位控制字及參考時(shí)鐘的控制來實(shí)現(xiàn)輸出信號(hào)的調(diào)頻調(diào)相,并且輸出信號(hào)具有頻率轉(zhuǎn)換快、頻率分辨率高和相位噪聲低等優(yōu)點(diǎn)。綜合上述特點(diǎn),設(shè)計(jì)運(yùn)用PCI9054
2019-07-18 06:35:45
中優(yōu)勢(shì)明顯。FPGA資源豐富、速度快、開發(fā)方便快捷,因此在高速數(shù)據(jù)通信中應(yīng)用廣泛。DDS頻率合成技術(shù)通過頻率控制字、相位控制字及參考時(shí)鐘的控制來實(shí)現(xiàn)輸出信號(hào)的調(diào)頻調(diào)相,并且輸出信號(hào)具有頻率轉(zhuǎn)換快、頻率
2012-09-06 12:40:54
數(shù)據(jù)通信的即時(shí)無損壓縮如何編程實(shí)現(xiàn),大神能否給個(gè)思路
2015-05-11 10:02:22
如何實(shí)現(xiàn)在Linux操作系統(tǒng)下ARM體系結(jié)構(gòu)的處理器與DSP的數(shù)據(jù)通信?
2021-05-28 06:11:36
現(xiàn)場(chǎng)可編程邏輯器件(FPGA)在高速采集系統(tǒng)中的應(yīng)用越來越廣,由于FPGA對(duì)采集到的數(shù)據(jù)的處理能力比較差,故需要將其采集到的數(shù)據(jù)送到其他CPU系統(tǒng)來實(shí)現(xiàn)數(shù)據(jù)的處理功能,這就使FPGA系統(tǒng)與其他CPU系統(tǒng)之間的數(shù)據(jù)通信提到日程上,得到人們的急切關(guān)注。
2019-10-15 06:57:18
本文介紹了一種利用雙口RAM實(shí)現(xiàn)DSP與單片機(jī)高速數(shù)據(jù)通信的方法,給出了它們之間的接口電路以及軟件實(shí)現(xiàn)方案。
2021-06-03 06:18:37
工業(yè)數(shù)據(jù)通信指的是在工業(yè)生產(chǎn)過程中,計(jì)算機(jī)及其外圍設(shè)備,檢測(cè)工藝參數(shù)數(shù)值與狀態(tài)的變送器和控制設(shè)備生產(chǎn)過程的控制設(shè)備,而在各種設(shè)備與計(jì)算機(jī)之間,設(shè)備與設(shè)備之間,各個(gè)設(shè)備的不同功能單元之間相互遵照通信規(guī)約,利用數(shù)據(jù)傳輸技術(shù)傳輸數(shù)據(jù)信...
2021-09-09 08:10:22
本文設(shè)計(jì)的系統(tǒng)采用PLX公司生產(chǎn)的CPCI協(xié)議轉(zhuǎn)換芯片PCI9054,通過Verilog HDL語言在FPGA中產(chǎn)生相應(yīng)的控制信號(hào),完成對(duì)數(shù)據(jù)的快速讀寫,從而實(shí)現(xiàn)了與CPCI總線的高速數(shù)據(jù)通信。
2019-08-27 08:24:41
個(gè)值得研究的課題。文中基于ARM微處理器和Linux操作系統(tǒng)平臺(tái),借助前端無線傳感器網(wǎng)絡(luò)的數(shù)據(jù)輸入,利用嵌入式Qt的開發(fā)優(yōu)勢(shì)并設(shè)計(jì)數(shù)據(jù)通信格式,完成無線氣象數(shù)據(jù)通信系統(tǒng)的設(shè)計(jì),實(shí)現(xiàn)了數(shù)據(jù)的可靠傳輸。為天氣預(yù)報(bào)、科學(xué)研究、氣象災(zāi)害預(yù)警等提供實(shí)時(shí)的氣象觀測(cè)數(shù)據(jù)。
2020-04-06 07:03:40
我在做fpga與dsp的SRIO通信,我用的是論壇上提供的SRIO test程序,目前dsp端能夠實(shí)現(xiàn)端口0的外部回環(huán)測(cè)試。fpga端的協(xié)議還沒做通,我想用dsp直接給fpga發(fā)包,fpga根據(jù)收到
2018-06-21 10:45:13
您好
我現(xiàn)在在做C6657和FPGA的高速通信,數(shù)據(jù)通信采用SRIO的方式,c6657的金手指(AMC Edge Connector)是AMC type B+型號(hào)的,我想請(qǐng)問:
1.這個(gè)具體應(yīng)該采用
2018-06-19 07:08:24
本篇博客來講講如何實(shí)現(xiàn)兩個(gè)控制器之間數(shù)據(jù)通信,主要包括:有線通信和無線通信兩種方法。
2022-01-14 07:01:07
是SRIO_Test.c 和 SRIO_2DSP_Test.c測(cè)試模式:測(cè)試兩個(gè)DSP之間的SRIO通信,選擇測(cè)試模式是SRIO_NO_LOOPBACK;參考時(shí)鐘是156.25M,線速lane_rate=1.25G
2018-08-03 09:29:41
之間的通信。積攢了一些問題,請(qǐng)各位專家不吝賜教~~1.每個(gè)DSP的rapidIO是不是就只有一個(gè)DEVICE ID,還是4個(gè)通道每個(gè)通道都可以有一個(gè)?為什么會(huì)有16個(gè)可選的deviceID呢? main
2018-06-19 00:53:06
怎樣去設(shè)計(jì)FPGA數(shù)據(jù)通信接口的硬件部分?怎樣去設(shè)計(jì)FPGA數(shù)據(jù)通信接口的軟件部分?
2021-05-27 06:54:09
本帖最后由 一只耳朵怪 于 2018-6-19 15:03 編輯
想咨詢一下,若DSP和FPGA通過SRIO通信,若FPGA做主設(shè)備,DSP可以自己想FPGA發(fā)起讀寫操作嗎?對(duì)于SRIO的一對(duì)
2018-06-19 03:02:21
在高壓電池管理系統(tǒng)中實(shí)現(xiàn)可靠的數(shù)據(jù)通信
2019-07-09 06:53:22
通信工程叢書--數(shù)據(jù)通信工程
2006-03-25 00:55:4050 數(shù)據(jù)通信基礎(chǔ)
數(shù)據(jù)通信與數(shù)據(jù)通信系統(tǒng)
物理信道的連接方式
數(shù)據(jù)傳輸原理
傳輸介質(zhì)
數(shù)據(jù)交換技術(shù)
2009-04-28 16:27:480 雙口RAM具有兩套獨(dú)立的地址線、數(shù)據(jù)線和控制信號(hào)線,利用它可以實(shí)現(xiàn)兩個(gè)控制器之間的高速數(shù)據(jù)通信。本文在詳細(xì)介紹CY7C025 雙口RAM 的基礎(chǔ)上,設(shè)計(jì)了通過CY7C025 實(shí)現(xiàn)TMS320F240 與TMS3
2009-05-13 16:35:0932 基于FPGA 的OFDM 寬帶數(shù)據(jù)通信同步系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn):正交頻分復(fù)用(OFDM)是第四代移動(dòng)通信的核心技術(shù),本文介紹了一種基于FPGA的OFDM 寬帶數(shù)據(jù)通信同步系統(tǒng)的設(shè)計(jì)方案,該方案為OFDM
2009-06-25 08:18:0644 本文選用了RS485串行通信標(biāo)準(zhǔn)總線接口,介紹了基于TMS320F240的開關(guān)磁阻電機(jī)驅(qū)動(dòng)系統(tǒng)的遠(yuǎn)程數(shù)據(jù)通信,給出了TMS320F240型號(hào)的DSP與PC之間串行遠(yuǎn)程數(shù)據(jù)通訊接口電路的設(shè)計(jì)及相應(yīng)的通信程
2009-06-25 14:18:3537 2.1 數(shù)據(jù)通信的基本概念2.1.1 數(shù)據(jù)、信息和信號(hào) 2.1.2 數(shù)據(jù)通信系統(tǒng)的模型 2.1.3 數(shù)據(jù)通信系統(tǒng)的主要質(zhì)量指標(biāo)2.1.1 數(shù)據(jù)、信息和信號(hào)  
2009-06-27 21:44:590 介紹了CAN總線及CANopen協(xié)議的技術(shù)特點(diǎn),詳細(xì)闡述了基于CAN總線技術(shù)的智能壓路機(jī)控制系統(tǒng)數(shù)據(jù)通信的實(shí)現(xiàn),使之達(dá)到了智能壓路機(jī)的設(shè)計(jì)要求。由于 微 電 子技術(shù)的飛速發(fā)展及其
2009-07-01 17:00:3513 對(duì)于嵌入式折反射全景視頻處理系統(tǒng),由于計(jì)算量大,一般采用多處理器協(xié)同的結(jié)構(gòu),但在該結(jié)構(gòu)下多個(gè)處理器之間需要進(jìn)行高速的數(shù)據(jù)通信。該文提出一種基于DSP+FPGA 架構(gòu)的雙核
2010-03-06 11:03:4610 摘 要:介紹了一種利用雙口RAM實(shí)現(xiàn)DSP與單片機(jī)高速數(shù)據(jù)通信的方法,給出了它們之間的接口電路以及軟件實(shí)現(xiàn)方案。1 引言 數(shù)字信
2006-03-11 11:43:42838 什么是數(shù)據(jù)通信
數(shù)據(jù)通信是依照一定的通信協(xié)議,利用數(shù)據(jù)傳輸技術(shù)在兩個(gè)終端之間傳遞數(shù)據(jù)信息的一種通信方式
2009-06-14 22:32:383071 DSP/BIOS環(huán)境下的數(shù)據(jù)通信原理
摘要:討論和比較DSP/BIOS環(huán)境下的各種通信方式,給出利用PIP管道對(duì)象進(jìn)行數(shù)據(jù)通信的一個(gè)例子。文章的最后給出
2010-03-04 17:29:36858 無線移動(dòng)數(shù)據(jù)通信,無線移動(dòng)數(shù)據(jù)通信是什么意思
無線移動(dòng)數(shù)據(jù)通信是通過無線電波傳送數(shù)據(jù)信息的一種通信方式。
2010-03-13 11:02:523009 數(shù)據(jù)通信,數(shù)據(jù)通信原理是什么?
數(shù)據(jù)通信討論的是從一個(gè)設(shè)備到另一個(gè)設(shè)備傳輸信息。協(xié)議定義了通信的規(guī)則,以便發(fā)送者和接收者能夠協(xié)調(diào)他們的
2010-03-17 16:16:566129 摘要:數(shù)據(jù)通信是主從式系統(tǒng)設(shè)計(jì)的一個(gè)關(guān)鍵技術(shù),HPI是TI DSP的一個(gè)重要外設(shè),文中旨在介紹TMS320C54x中主機(jī) 接口HPI在數(shù)據(jù)通信中的應(yīng)用。介紹了數(shù)據(jù)通信的概念、HPI的結(jié)構(gòu)及其工作原理。最后以TMS320C5402IⅪP為例,重 點(diǎn)給出了一種DSP與51單片機(jī)通信的具體
2011-01-19 16:27:1417 摘要:為了實(shí)現(xiàn)高速HDLC通訊協(xié)議,設(shè)計(jì)了DSP+FPGA結(jié)構(gòu)的485通訊接口,接口包括DSP、FPGA、485轉(zhuǎn)換等硬件電路,以及DSP與FPGA之間的數(shù)據(jù)交換程序和FPGA內(nèi)部狀態(tài)機(jī);其中DSP用于實(shí)現(xiàn)數(shù)據(jù)控制,FPGA用于實(shí)現(xiàn)HDLC通訊協(xié)議,DSP與FPGA之間采用XINTF方式,通過雙FI
2011-02-25 17:24:3498 本書為華為系列叢書中的其中一篇 本書嘗試用通俗易懂的語言將復(fù)雜的電信網(wǎng)絡(luò)展現(xiàn)在具有不同知識(shí)結(jié)構(gòu)的讀者面前 數(shù)據(jù)通信技術(shù):數(shù)據(jù)通信是以數(shù)據(jù)為業(yè)務(wù)的通信系統(tǒng),數(shù)據(jù)是預(yù)先約定好的具有某種含義的數(shù)字、字母或符號(hào)以及它們的組合。數(shù)據(jù)通信是20世紀(jì)50年代隨
2011-03-16 17:52:020 設(shè)計(jì)和實(shí)現(xiàn)了基于PC機(jī)USB接口的通用無線數(shù)據(jù)通信鏈路開發(fā)平臺(tái)。在該平臺(tái)上,能夠快速開發(fā)和調(diào)試各種無線數(shù)據(jù)通信應(yīng)用設(shè)備。在平臺(tái)上快速實(shí)現(xiàn)了一種基于c/4DQPSK的無線數(shù)據(jù)發(fā)送器和
2011-03-20 14:25:3438 本內(nèi)容介紹了航電數(shù)據(jù)通信綜合解決方案
2011-07-07 17:45:0326 本文設(shè)計(jì)的系統(tǒng)采用PLX公司生產(chǎn)的CPCI協(xié)議轉(zhuǎn)換芯片PCI9054,通過Verilog HDL語言在FPGA中產(chǎn)生相應(yīng)的控制信號(hào),完成對(duì)數(shù)據(jù)的快速讀寫,從而實(shí)現(xiàn)了與CPCI總線的高速數(shù)據(jù)通信。
2011-07-16 09:56:332027 本文介紹了這種基于SRIO互聯(lián)技術(shù)的高速實(shí)時(shí)數(shù)據(jù)處理硬件平臺(tái),并在該平臺(tái)上研究了多DSP之間、DSP與FPGA之間的SRIO通信技術(shù)。
2012-01-10 15:07:553562 本文通過使用IDT70261雙端口RAM,實(shí)現(xiàn)了ARM與TMS320C6211 DSP之間的高速實(shí)時(shí)數(shù)據(jù)通信,給出了雙端口RAM 與TMS320C6211和ARM的硬件連接圖和ARM驅(qū)動(dòng)編寫細(xì)節(jié)。
2012-07-27 11:33:123643 根據(jù)日本媒體《日刊工業(yè)新聞》報(bào)道,日本三菱電機(jī)公司開發(fā)出利用電網(wǎng)金屬線纜實(shí)現(xiàn)每秒2兆比特(Mbit/s)高速大容量數(shù)據(jù)通信技術(shù)。利用此技術(shù),用戶可通過市電電網(wǎng)實(shí)現(xiàn)高速數(shù)據(jù)通信。
2013-07-17 14:24:381531 基于現(xiàn)場(chǎng)可編程門陣列(FPGA),設(shè)計(jì)了采用RS485標(biāo)準(zhǔn)的數(shù)據(jù)通信協(xié)議。其中,高速信號(hào)接收,采用同步485通信協(xié)議,高速接口包括時(shí)鐘和數(shù)據(jù)兩個(gè)信號(hào),時(shí)鐘速率3.6864 MHz,利用同步時(shí)鐘
2013-09-16 14:43:4877 Smartbits數(shù)據(jù)通信測(cè)試儀
2017-01-24 16:00:518 單片機(jī)與PLC數(shù)據(jù)通信設(shè)計(jì)與實(shí)現(xiàn)_李寶營(yíng)
2017-03-19 11:28:165 基于嵌入式Linux和FPGA的數(shù)據(jù)通信系統(tǒng)設(shè)計(jì)_陳鑫旺
2017-03-16 10:16:182 基于TCN實(shí)時(shí)協(xié)議棧過程數(shù)據(jù)通信研究
2017-08-31 14:45:5716 摘要 利用異步FIFO實(shí)現(xiàn)FPGA與DSP進(jìn)行數(shù)據(jù)通信的方案。FPGA在寫時(shí)鐘的控制下將數(shù)據(jù)寫入FIFO,再與DSP進(jìn)行握手后,DSP通過EMIFA接口將數(shù)據(jù)讀入。文中給出了異步FIFO的實(shí)現(xiàn)
2017-10-30 11:48:441 數(shù)據(jù)通信協(xié)議 Data communication protocol 亦稱數(shù)據(jù)通信控制協(xié)議。是為保證數(shù)據(jù)通信網(wǎng)中通信雙方能有效,可靠通信而規(guī)定的一系列約定。這些約定包括數(shù)據(jù)的格式,順序和速率,數(shù)據(jù)傳輸?shù)拇_認(rèn)或拒收,差錯(cuò)檢測(cè),重傳控制和詢問等操作。
2017-11-27 12:28:119260 本系統(tǒng)的設(shè)計(jì)難點(diǎn)主要是如何實(shí)現(xiàn)DSP與PCI9052之間高效率的數(shù)據(jù)通信。在系統(tǒng)中PCI9052通過DSP上專門的高速主機(jī)通用接口(host port interface,以下簡(jiǎn)稱HPI口)和DSP
2018-07-12 14:41:001586 分析了國(guó)際電工委員會(huì)IEC第57技術(shù)委員會(huì)TC57的遠(yuǎn)動(dòng)通信規(guī)約IEC 60870-5系列、計(jì)算機(jī)數(shù)據(jù)通信協(xié)議IEC 60870--6系列、變電站數(shù)據(jù)通信協(xié)議IEC 61850-7系列等的體系結(jié)構(gòu)和其間的關(guān)系,從整體性和系統(tǒng)性角度描述了這些國(guó)際標(biāo)準(zhǔn)的發(fā)展趨勢(shì)。
2018-01-08 09:53:222 數(shù)據(jù)通信協(xié)議,亦稱數(shù)據(jù)通信控制協(xié)議。是為保證數(shù)據(jù)通信網(wǎng)中通信雙方能有效,可靠通信而規(guī)定的一系列約定。這些約定包括數(shù)據(jù)的格式,順序和速率,數(shù)據(jù)傳輸?shù)拇_認(rèn)或拒收,差錯(cuò)檢測(cè),重傳控制和詢問等操作。
2018-02-06 16:41:438437 LiFi可實(shí)現(xiàn)高速,安全的數(shù)據(jù)通信,而不會(huì)產(chǎn)生與WiFi等其他RF技術(shù)相關(guān)的干擾或安全風(fēng)險(xiǎn)。
LiFi將普通LED燈轉(zhuǎn)換為無線接入點(diǎn)。
2018-11-23 06:40:003460 成熟先進(jìn)的VPX總線,構(gòu)建新一代的數(shù)據(jù)通信平臺(tái),實(shí)現(xiàn)由傳統(tǒng)到高速、寬帶、多功能、通用性強(qiáng)的通信平臺(tái)的跨越。
2020-07-14 17:04:252175 數(shù)據(jù)通信,一個(gè)極為熟悉的詞匯。在網(wǎng)絡(luò)時(shí)代,數(shù)據(jù)通信更是不可缺少的技術(shù)。因此,對(duì)于數(shù)據(jù)通信,我們應(yīng)該具有一定的了解。為增進(jìn)大家對(duì)數(shù)據(jù)通信的認(rèn)識(shí),本文將對(duì)數(shù)據(jù)通信的傳輸速率加以介紹。如果你對(duì)本文內(nèi)容具有興趣,不妨繼續(xù)往下閱讀哦。
2020-07-23 10:42:424146 數(shù)據(jù)通信知識(shí)每天都在被使用,每一次發(fā)送微信、每一次瀏覽網(wǎng)頁,我們都在不知不覺中使用數(shù)據(jù)通信。對(duì)于數(shù)據(jù)通信,小編在往期文章中有所介紹,如數(shù)據(jù)通信的擁塞控制。為增進(jìn)大家對(duì)數(shù)據(jù)通信的認(rèn)識(shí),本文將對(duì)數(shù)據(jù)通信的傳輸損耗加以介紹。如果你對(duì)本文內(nèi)容具有興趣,不妨繼續(xù)往下閱讀哦。
2020-07-23 10:49:415140 數(shù)據(jù)通信在現(xiàn)代生活中不可或缺,對(duì)于數(shù)據(jù)通信,計(jì)算機(jī)專業(yè)的學(xué)生多多少少有所了解。在往期文章中,小編也曾對(duì)數(shù)據(jù)通信有所介紹。為增進(jìn)大家對(duì)數(shù)據(jù)通信的認(rèn)識(shí),本文將對(duì)數(shù)據(jù)通信的擁塞控制加以介紹。如果你對(duì)本文內(nèi)容具有興趣,不妨繼續(xù)往下閱讀哦。
2020-07-23 10:47:041510 隨著高性能信號(hào)處理系統(tǒng)對(duì)運(yùn)算速度、通信速率等要求的不斷提高,單獨(dú)的處理器(如FPGA或DSP)無法滿足高速實(shí)時(shí)信號(hào)處理的需求。
2023-02-27 16:27:554762 摘要: 現(xiàn)代 信號(hào) 處理系統(tǒng)通常需要在不同處理器之間實(shí)現(xiàn)高速數(shù)據(jù) 通信 ,SRIO協(xié)議由于高效率、低延時(shí)的特性被廣泛使用。本文研究了在 FPGA 和 DSP 兩種處理器之間實(shí)現(xiàn)SRIO協(xié)議的方法
2023-03-20 15:00:011324 數(shù)據(jù)通信是通信技術(shù)和計(jì)算機(jī)技術(shù)相結(jié)合而產(chǎn)生的一種新的通信方式。要在兩地間傳輸信息必須有傳輸信道,根據(jù)傳輸媒體的不同,有有線數(shù)據(jù)通信與無線數(shù)據(jù)通信之分。但它們都是通過傳輸信道將數(shù)據(jù)終端與計(jì)算機(jī)聯(lián)結(jié)起來
2023-05-05 14:44:312160 SILERGY矽力杰數(shù)據(jù)通信的“指揮官”!
2023-06-07 15:19:12738 本文介紹一個(gè)FPGA常用模塊:SRIO(Serial RapidIO)。SRIO協(xié)議是一種高速串行通信協(xié)議,在我參與的項(xiàng)目中主要是用于FPGA和DSP之間的高速通信。有關(guān)SRIO協(xié)議的詳細(xì)介紹網(wǎng)上有很多,本文主要簡(jiǎn)單介紹一下SRIO IP核的使用和本工程的源代碼結(jié)構(gòu)。
2023-09-04 18:19:18683 電子發(fā)燒友網(wǎng)站提供《基于NIOS II的多串口數(shù)據(jù)通信的實(shí)現(xiàn).pdf》資料免費(fèi)下載
2023-10-27 10:19:340 數(shù)據(jù)通信系統(tǒng)是由多個(gè)組件組成的,主要包括發(fā)送端、接收端、傳輸介質(zhì)和通信協(xié)議。數(shù)據(jù)通信系統(tǒng)的主要技術(shù)指標(biāo)包括傳輸速率、端到端延遲、誤碼率、帶寬、可靠性等方面。 首先,發(fā)送端是數(shù)據(jù)通信系統(tǒng)的重要組成部分
2024-01-24 17:06:08437 SRIO(Serial RapidIO)交換芯片是一種高性能的通信芯片,專門設(shè)計(jì)用于實(shí)現(xiàn)基于SRIO協(xié)議的數(shù)據(jù)交換和傳輸。SRIO是一種點(diǎn)對(duì)點(diǎn)串行通信協(xié)議,廣泛應(yīng)用于嵌入式系統(tǒng)、高性能計(jì)算、網(wǎng)絡(luò)通信
2024-03-16 16:40:421567
評(píng)論
查看更多