您的位置:電子發燒友網 > 電子技術應用 > 電源管理 > 開關電源 >
由開關電源驅動的高速ADC設計(4)
2012年05月06日 11:20 來源:本站整理 作者:秩名 我要評論(0)
測量結果
利用輸入訊號頻率掃描,透過比較‘實驗6’到‘實驗10’,我們可以研究ADS6148對電源雜訊的感應性。先使用135MSPS然后使用210MSPS的採樣速率(fs)對叁個ADS6148EVM進行數次實驗。我們并未探測到較大的性能差異。
使用135MSPS採樣速率,SNR和SFDR的頻率掃描如圖12所示。高達300MHz輸入頻率下SNR的最大變化為0.1到0.2dB。但是,一旦移除了RC緩衝器電路,雜訊便極大增加,因而降低SNR約0.5到1dB。
圖12b顯示了5次ADS6148實驗輸入頻率的SFDR變化。我們并未觀測到較大的性能降低。
圖12:10到300MHz的輸入頻率掃描。
比較圖13所示FFT圖,我們知道無RC緩衝器SNR稍微減少的塬因。去除RC緩衝器電路后,在ADS6148輸出能譜中,我們可看到分佈間隔約為500kHz(TPS5420開關頻率)的眾多小突波,如圖13所示。相較于ADS5483,這些小突波更具主導性,并且因為ADS6148的固有低PSRR SNR大幅降低。但是,圖13所示FFT圖還顯示添加的RC緩衝器電路較好地彌補了這一不足。
圖13:大批突波的65k點FFT圖。
圖14所示標準化FFT圖顯示交換式穩壓器的突波高出ADC平均雜訊層約5到6dB。其非常低,以至于其對SFDR減少無法產生影響,但卻明顯地影響了ADC的SNR。
圖14:標準化FFT圖顯示使用RC緩衝器的好處。
本文導航
- 第 1 頁:由開關電源驅動的高速ADC設計(1)
- 第 2 頁:測量結果
- 第 3 頁:采用CMOS技術的ADC
- 第 4 頁:測量結果